你的位置:EETOP 赛灵思(Xilinx) 社区 >> 午后加油站 >> 全部

  • 内存性能在决定整个系统性能上起关键作用,即使是高速的DDR4和DDR3 SDRAM也不例外。赛灵思Vivado设计套件 包括MIG (内存接口生成器),为你基于FPGA的设计创建最优化的内存控制器。 是德科技的朋友在2015年1月13日

    作者:jackzhang 时间:2015-02-25
  • 使用Vivado设计套件的IPI(IP集成器)和PetaLinux来创建一个PCIE RC(PCI Express Root Complex)是比人们通常想像的要更容易处理。以下这个18分钟的在线视频将带领您使用PetaLinux创建Linux系统以及使用IPI 创建

    作者:jackzhang 时间:2015-02-25
  • Dave Jones本周在EEVBlog更新了一个视频,视频中,他花5分钟初测了一下这块价值149美元基于Xilinx Artix-7 XC7A35T FPGA的Digilent Basys 3 FPGA板。这个板子的测评从第7分钟开始,包括

    作者:jackzhang 时间:2015-02-25
  • 作者:Adam Taylor 上周的博客中我们学习了Zynq SoC的AXI DMA,我解释了怎样利用AXI DMA控制器将数据从PL搬运到PS。在本期博客中我们将学习怎样完成硬件的搭建。 首先我们要更深入的了解一下AXI

    作者:jackzhang 时间:2015-02-25
  • 脸部跟踪的IP貌似比你认为有着更广泛的应用——这就是脸部经济。Xylon的 logiREF-FACE-TRACK-EVK Face Detection and TrackingIP是最近三周里Design & Reuse 上最受欢迎的IP。下面就是该IP为Zynq SoC优化并

    作者:jackzhang 时间:2015-02-25
  • 作者:Steve Leibson, 赛灵思战略营销与业务规划总监 您是不是一直想得到一块基于Zynq的开源虚拟仪器板——红色火龙果(Red Pitaya)来玩玩,但是却一直苦苦等待当地供销商现货供应的消息呢?现在,我从Allied

    作者:jackzhang 时间:2015-02-25
  • 作者:Steve Leibson, 赛灵思战略营销与业务规划总监 英国电子周刊刊出RS Components公司应用策略主管 Martin Keenan的一篇关于敏捷设计的文章,我发现这篇文章非常有趣并且值得一读。Keenan写道: “给工

    作者:jackzhang 时间:2015-02-09
  • 作者:Steve Leibson, 赛灵思战略营销与业务规划总监 ARM TrustZone技术是保证系统安全性的一种系统级方法,它可直接适用于各种安全任务,包括支付保护、数字版权管理和安全的企业方案。IoT应用也可归 于其中。

    作者:jackzhang 时间:2015-02-09
  • 十月十一日星期六,几百个海湾地区的童子军和童军团成员走进Francisco 海湾委员会STEM(科学、技术、工程、数学)营地的赛灵思展会,参与在Pleasanton Alameda县集市举办的为期一天的活动。赛灵思公司参与了营地活

    作者:jackzhang 时间:2015-02-09
  • 作者:Steve Leibson, 赛灵思战略营销与业务规划总监去年年底我写了一篇关于基于FPGA的Saleae Logic Pro 8的文章,它是一个微型的8通道逻辑分析仪/DSO(数字信号示波器),采用USB2.0接口与PC通信。它大约只有两

    作者:jackzhang 时间:2015-02-09
  • 作者:Steve Leibson, 赛灵思战略营销与业务规划总监 在CES上,Barco Silex获得了“JPEG2000互操作性标准化与产品化”类别的科技与工程艾美奖,这个奖项是由国家电视艺术与科学研究院颁发的。这个奖表彰了Barco

    作者:jackzhang 时间:2015-02-03
  • 作者:Adam Taylor 在我最新一期发表的博客中介绍了如何通过Zynq PS(处理器系统)内部的AXI总线接口寻址Zynq SoC的XADC模块以及如何调试与分析你的应用程序。但是我们仍然没有看到Zynq SoC

    作者:jackzhang 时间:2015-02-03

最新课程

  • 深入浅出玩儿转FPGA

    本视频基于Xilinx公司的Artix-7FPGA器件以及各种丰富的入门和进阶外设,提供了一些典型的工程实例,帮助读者从FPGA基础知识、逻辑设计概念

  • 从零开始大战FPGA基础篇

    本课程为“从零开始大战FPGA”系列课程的基础篇。课程通俗易懂、逻辑性强、示例丰富,课程中尤其强调在设计过程中对“时序”和“逻辑”的把控,以及硬件描述语言与硬件电路相对应的“

  • Verilog基础及典型数字

    课程中首先会给大家讲解在企业中一般数字电路从算法到流片这整个过程中会涉及到哪些流程,都分别使用什么工具,以及其中每个流程都分别做了