你的位置:EETOP 赛灵思(Xilinx) 社区 >> 全部文章 >> 全部

  • 微处理器软核代码开放,那么将源代码用工具例化到FPGA里面是不是就能实现其逻辑功能,当年流行的微处理器成就的一些产品是不是可以再拿出来回味回味呢?答案是肯定的, MicroCore的MCL51,MCL65等,就可以将代码综

    作者:jackzhang 时间:2017-12-13
  • (本文由EETOP论坛帖子编辑修改而来,原帖为word文档,可以点击阅读原文下载) 一、概述在大规模ASIC或FPGA设计中,多时钟系统往往是不可避免的,这样就产生了不同时钟域数据传输的问题

    作者:jackzhang 时间:2016-09-12
  • SDSoC 开发环境 SDSoC 是 Xilinx 旗下用于设计开发 Zynq SoC 和 MPSoC 异构嵌入式系统的基于 Eclipse 的集成开发环境,可以完成从 C/C++ 到指定目标平台上功能完整的硬件/软件系统的编译、实现、调试执

    作者:jackzhang 时间:2016-04-06
  • 《嵌入式系统工程设计》 文章:CloudRAN 与 Fronthauling在 Raghu Rao 撰写的本文中,您可以了解到 CloudRAN 如何改变蜂窝基站部署的方式,如何改变我们现在所熟知的无线电接入网络。 了解 CloudRAN 和 Fronthaulin

    作者:jackzhang 时间:2015-11-16
  • 软件定义网络(SDN)是一种为了简化配置和维护而虚拟化网络的方式,就像虚拟化服务器和存储那样。其中不同的是SDN做为网络解决方案并不像服务器和存储的虚拟化那样完善。 虽然如此,SDN正在走来——IT决策制定者和

    作者:jackzhang 时间:2015-09-16

最新课程

  • 深入浅出玩儿转FPGA

    本视频基于Xilinx公司的Artix-7FPGA器件以及各种丰富的入门和进阶外设,提供了一些典型的工程实例,帮助读者从FPGA基础知识、逻辑设计概念

  • 从零开始大战FPGA基础篇

    本课程为“从零开始大战FPGA”系列课程的基础篇。课程通俗易懂、逻辑性强、示例丰富,课程中尤其强调在设计过程中对“时序”和“逻辑”的把控,以及硬件描述语言与硬件电路相对应的“

  • Verilog基础及典型数字

    课程中首先会给大家讲解在企业中一般数字电路从算法到流片这整个过程中会涉及到哪些流程,都分别使用什么工具,以及其中每个流程都分别做了