你的位置:EETOP 赛灵思(Xilinx) 社区 >> 资料 >> 全部

  • 低功耗 CoolRunner 设计技巧

    作者:jackzhang 时间:2011-06-20
  • 利用 CoolRunner CPLD 降低处理器功耗  

    作者:jackzhang 时间:2011-06-20
  • 利用 CoolRunner-II CPLD 实现低功耗设计  

    作者:jackzhang 时间:2011-06-20
  • 使用 CoolRunner-II CPLD 管理 FPGA 及其它器件中的功耗

    作者:jackzhang 时间:2011-06-20
  • 配电系统 (PDS) 设计:使用旁路/去耦电容

    作者:jackzhang 时间:2011-06-20
  • OFDM(正交频分复用)是一种在多个互相正交的子载波上并行传输数据的方法。FPGA具有强大的并行处理和计算能力,以及丰富的存储资源和逻辑运算资源。因此在FPGA器件上实现OFDM调制解调结构。具有很好的通用性和灵活性。  

    作者:jackzhang 时间:2011-06-12
  • 针对目前全球定位系统(GPS)在NMEA-0183码解码及其授时系统校正电路复杂、难以提高精度的不足之处,提出了一种完全用FPGA来实现NMEA码解码、校正的方法。该解码算法以NMEA-0183协议定义的语句格式为基础,根据GPS输入秒

    作者:jackzhang 时间:2011-06-10
  • • 介绍Verilog HDL, 内容包括:– Verilog应用– Verilog语言的构成元素– 结构级描述及仿真– 行为级描述及仿真– 延时的特点及说明– 介绍Verilog testbench• 激励和控制和描述• 结

    作者:jackzhang 时间:2011-05-31
  • 现在,电子产品要求瞬息万变,并需要打造差异化的产品,如何在 降低系统总成本和减小系统的尺寸同时 缩短软硬件的开发时间?赛灵思(Xilinx)的 嵌入式平台可以满足您的需求。 使用 FPGA 进行嵌入式处理,已成

    作者:jackzhang 时间:2011-05-31
  • 开发下一代 DSP 硬件平台面临很多挑战,例如下一代DSP 和视频应用需要提供更大的处理带宽,同时降低成本和功耗,另外,传统的硬件设计流程为具有 DSP 软件或算法开发背景的开发者增加了工期风险,赛灵思DSP平台

    作者:jackzhang 时间:2011-05-31
  • JPEG图像压缩算法的IP核设计 以网络通信 软件和微电子技术为主要标志的信息产业的快速发展 不仅推动了信息的传输媒介 传输技术和传输手段的变革 同时也使通信的内容从文字 语言转向高清晰图像 动画和实时视频

    作者:jackzhang 时间:2011-05-29
  • 为了消除空间环境中单粒子翻转(SEU)的影响,目前星载计算机中均对RAM存储单元采用检错纠错(EDAC)设计。随着FPGA在航天领域的广泛 应用,FPGA已成为EDAC功能实现的最佳硬件手段。本文先容了EDAC的编码和实现,提出一种功

    作者:jackzhang 时间:2011-05-26

最新课程

  • 深入浅出玩儿转FPGA

    本视频基于Xilinx公司的Artix-7FPGA器件以及各种丰富的入门和进阶外设,提供了一些典型的工程实例,帮助读者从FPGA基础知识、逻辑设计概念

  • 从零开始大战FPGA基础篇

    本课程为“从零开始大战FPGA”系列课程的基础篇。课程通俗易懂、逻辑性强、示例丰富,课程中尤其强调在设计过程中对“时序”和“逻辑”的把控,以及硬件描述语言与硬件电路相对应的“

  • Verilog基础及典型数字

    课程中首先会给大家讲解在企业中一般数字电路从算法到流片这整个过程中会涉及到哪些流程,都分别使用什么工具,以及其中每个流程都分别做了