你的位置:EETOP 赛灵思(Xilinx) 社区 >> 视频 >> 全部

  • 本视频是SDSoC开发环境详细介绍的第二部分 - 优化与调试。视频首先回顾了在实现过程中存在的挑战,以及SDSoC将如何帮助解决这些挑战,完整实现一个设计,并进行修改以对一些需要加速的函数进行深度优化。最后视频

    作者:jackzhang 时间:2015-03-25
  • 本视频是SDSoC开发环境详细介绍的第一部分。视频首先回顾了在Zynq SoC实现一个系统所存在的挑战,以及SDSoC如何帮助解决这些挑战。然后,视频将演示一个设计实例,如何生成性能估算,并基于估算结果运行一个完整的

    作者:jackzhang 时间:2015-03-25
  • DAVE Embedded Systems公司在2015年嵌入式世界大会(Emebedded World 2015)上演示其矩阵乘法HLS IP。视频:

    作者:jackzhang 时间:2015-03-25
  • Xylon公司在2015年嵌入式世界大会(Emebedded World 2015)上演示其用C调用RTL的脸部检测IP。视频:

    作者:jackzhang 时间:2015-03-25
  • iVeia公司在嵌入式世界(Embedded World 2015)上展示采用其iVeia视觉套件演示的Canny边缘检测 HLS IP。视频:

    作者:jackzhang 时间:2015-03-25
  • ADI公司在2015嵌入式世界(Embedded World)大会上展示其适用于Zynq SDR套件的DDS HLS IP。视频:

    作者:jackzhang 时间:2015-03-25
  • 全新 Zynq UltraScale MPSoC 实现了前所未有的异构多处理能力,从而能够实现“为合适任务提供合适引擎”。这些新器件相对此前解决方案可将系统级性能功耗比提升约5倍。位于处理子系统 中心的是64位四核ARM&#174

    作者:jackzhang 时间:2015-02-28
  • 赛灵思率先发布业界首款 16nm 产品,Xilinx 16nm UltraScale+ 系列产品(FPGA,3D IC 和 MPSoC)结合了全新的内存、3D-on-3D,以及多处理SoC(MPSoC)技术,为客户提供领先一代的优势价值。视频:

    作者:jackzhang 时间:2015-02-28
  • Xilinx 的 UltraScale 架构实现了众多创新,和传统 FPGA 架构相比可显著提高性能和降低功耗。本视频重点介绍 Xilinx 对布线、逻辑和实现软件所做的提升。有关增强功能可提高 UltraScale 器件的利用率,同

    作者:jackzhang 时间:2014-12-15
  • 此视频演示了SDAccel开发环境在一个标准的X86_64位工作站上运行情况,来展现SDAccel开发环境是如何加速您的设计工作,以及对于OpenCL、C、C++的开发支持情况。该工作站使用了来自Alpha Data公司的ADM-PCIE-7V3 加速卡。视频:

    作者:jackzhang 时间:2014-11-26
  • 面向 OpenCL、 C 和 C++ 的 SDAccel™ 开发环境利用 FPGA 将数据中心单位功耗性能提升高达 25 倍。作为 SDx™ 系列的成员,SDAccel 是首个面向 OpenCL、 C 和 C++进行架构优化的编译器

    作者:jackzhang 时间:2014-11-26
  • Vivado 设计套件的快速入门视频辅导资料Vivado 设计套件快速入门视频辅导资料为您提高生产力提供了实时的特定功能和流程培训。新主题包括:§ Vivado 激活浮点许可生成»§ Vivado 许可 & 激活简介 »§

    作者:jackzhang 时间:2014-11-14

最新课程

  • 深入浅出玩儿转FPGA

    本视频基于Xilinx公司的Artix-7FPGA器件以及各种丰富的入门和进阶外设,提供了一些典型的工程实例,帮助读者从FPGA基础知识、逻辑设计概念

  • 从零开始大战FPGA基础篇

    本课程为“从零开始大战FPGA”系列课程的基础篇。课程通俗易懂、逻辑性强、示例丰富,课程中尤其强调在设计过程中对“时序”和“逻辑”的把控,以及硬件描述语言与硬件电路相对应的“

  • Verilog基础及典型数字

    课程中首先会给大家讲解在企业中一般数字电路从算法到流片这整个过程中会涉及到哪些流程,都分别使用什么工具,以及其中每个流程都分别做了