美光、Xilinx近日联合展示了一种新型的DRAM内存技术标准“RLDRAM 3”,其中的RL代表着Reduced Latency(降低延迟), 主要面向高端网络应用,诸如封包缓冲、侦测、链表、查询表等等。目前展示的原型基于Virtex-7、Kentex-7 FPGA,数据率最高 1600MHz,存储密度和传输带宽都很高,而且有着类似SRAM的快速随机访问。相比于上一代的Virtex-6 FPGA RLDRAM 2,数据率和带宽提高了60%之多。
RLDRAM 3使用了创新的电路设计,争取将每个访问周期开端到首个数据可用期间的时间差缩短到最小,同时还有超低的总线周转时间,可实现更高的持续带宽和短期平衡读写比例。
RLDRAM 3可用于需要更高速度、更大密度、更低功耗、更低延迟的40G、100G网络系统。Virtex-7、Kentex-7 FPGA也针对RLDRAM 3进行了必要的优化,可大幅提升高性能无线、有线网络系统的性能。
Xilinx RLDRAM 3内存界面的IP核心现已公开提供,用户可配置的IP核心将在九月份通过设计套件ISE Design Suite 13.4提供。美光RLDRAM 3设备现有x18、x36两种配置方式,速度最低800MHz、最高1600MHz。
本视频基于Xilinx公司的Artix-7FPGA器件以及各种丰富的入门和进阶外设,提供了一些典型的工程实例,帮助读者从FPGA基础知识、逻辑设计概念
本课程为“从零开始大战FPGA”系列课程的基础篇。课程通俗易懂、逻辑性强、示例丰富,课程中尤其强调在设计过程中对“时序”和“逻辑”的把控,以及硬件描述语言与硬件电路相对应的“
课程中首先会给大家讲解在企业中一般数字电路从算法到流片这整个过程中会涉及到哪些流程,都分别使用什么工具,以及其中每个流程都分别做了
@2003-2020 中国电子顶级开发网