你的位置:EETOP 赛灵思(Xilinx) 社区 >> >> 全部 >> 详细内容

赛灵思显示目标设计平台加速超高分辨率 4K2K 显示器开发

发布者:jackzhang 时间:2012-04-20 21:09:00

赛灵思联盟高级成员东京电子器件有限公司可为显示目标设计平台提供 ACDC 1.0 硬件平台

2012 4 20 日,中国北京全球可编程平台领导厂商赛灵思公司(Xilinx, (NASDAQ: XLNX) )在美国广播电视设备展 (NAB)宣布推出基于赛灵思联盟计划高级成员东京电子器件有限公司 (TED) 旗下 ACDC(采集、提供、分配、消费)1.0 硬件平台的显示目标设计平台 (TDP)。显示TDP 通过将现有 1080i 1080p 视频源近乎无缝地集成到 4K 显示器,可显著加速 4K2K 显示器和高分辨率投影系统的开发。显示TDP 是赛灵思不断发展的 TDP 系列的新增成员,能帮助广播设备设计人员和制造商快速实现面向视频制作价值链上 ACDC 领域的解决方案。

 

显示器TDP 建立在采用业界领先的赛灵思28nm Kintex™-7 FPGA系列。广播设备设计人员采用基于 Kintex-7 FPGA 的显示 TDP 进行新设备的设计,不仅能够显著降低功耗,实现高达 4K2K 分辨率的系统性能,而且还可提高设计生产力,从而快速实现可运行的显示器或投影系统。FPGA本身的可编程性功能在从设计到制作整个过程,均能实现灵活的适应性,可以充分满足产业不断发展的内容交付与显示标准要求。利用显示TDP,设计人员能够专注于产品的功能创新,提升产品的差异化,抢先竞争对手向市场推出产品。

 


Kintex™-7 FPGA 实时视频引擎:赛灵思的 Kintex™-7 FPGA 实时视频引擎现集成双视频流水线和基于 Web GUI,提供 10 位色彩及 444 理增强视频质量,配套丰富的视频处理参考设计,可加速新一代视频设备的开发。

TED 副总裁 Yasuo Hatsumi 指出:“Kintex-7 器件是业界首批具备高速串行性能的 FPGA,对于支持全新显示器接口而言至关重要,而且其价位、功耗和系统性能均能充分满足高端 4K2K 显示器、投影仪和消费类数字电视等产品的综合要求。通过将赛灵思的显示参考设计和我们的硬件平台完美结合,使得设计人员可以避免从头开始开发视频系统框架的前期工作。”

 

TED 是视觉显示解决方案领域的领先公司,其前一代平台(基于赛灵思 45nm Spartan®-6 FPGA 开发)的销量超过 500 套,支持全球领先的数字显示和投影仪品牌。

 

赛灵思公司的广播和消费类市场总监 Ben Runyan 指出:“正如我们在广播采集、提供和分配网络不断为设备制造商提供各种尖端FPGA解决方案一样,我们采用 TED 技术的解决方案将帮助客户快速开发支持 4K2K 视频的系统,从而充分满足全球各种客户需求。我们期待 TDP 推动 4K2K 显示技术全面普及,未来能像 1080p 纯平显示器一样无所不在。”

 

显示目标设计平台

4K2K 显示器、数字影院/家庭影院投影仪或广播演播室监控器的开发过程中,高分辨率视觉显示系统开发人员借助基于 Kintex-7 FPGA 的全新显示 TDP 可无缝集成 4 1920x1080 隔行扫描或逐行视频输入通道,从而全面提升生产力。TDP 包括 3 个参考设计:

·           HD 4K2K 缩放器/上变频器;

·           4 HD 输入马赛克;

·           4K2K 帧率转换器 (FRC)支持60Hz 120Hz 的屏幕刷新率。


Kintex™-7 FPGA 显示套件——专业版:该综合而全面的视频开发套件采用 ACDC 1.0 基板和几个支持 HDMI™、SDILDVSV-by-One® HS 等标准的视频接口专用 FMC 卡。

 

Kintex™-7 FPGA 显示套件——基础版:该基础视频开发套件采用 ACDC 1.0 基板和 HDMI™ FMC,可让用户启动并运行新一代超高分辨率显示项目。

 

关于 Kintex-7 产品

Kintex-7 FPGA 的众多特性使其能充分满足各种不同 ACDC 广播解决方案的需求,其灵活混合信号 (AMS) 模块能帮助用户监控和测试设计中的内部模块,同时也在 FPGA 上集成了 ADC DAC 等模拟功能。这不仅有助于提升性能,节约板级空间,还可降低最终产品的BOM成本。

 

供货情况

上一篇 下一篇

最新课程

  • 深入浅出玩儿转FPGA

    本视频基于Xilinx公司的Artix-7FPGA器件以及各种丰富的入门和进阶外设,提供了一些典型的工程实例,帮助读者从FPGA基础知识、逻辑设计概念

  • 从零开始大战FPGA基础篇

    本课程为“从零开始大战FPGA”系列课程的基础篇。课程通俗易懂、逻辑性强、示例丰富,课程中尤其强调在设计过程中对“时序”和“逻辑”的把控,以及硬件描述语言与硬件电路相对应的“

  • Verilog基础及典型数字

    课程中首先会给大家讲解在企业中一般数字电路从算法到流片这整个过程中会涉及到哪些流程,都分别使用什么工具,以及其中每个流程都分别做了