你的位置:EETOP 赛灵思(Xilinx) 社区 >> >> 全部 >> 详细内容

【XILINX有奖征文】Xilinx 7系列FPGA使用之CLB探索(三)

发布者:jackzhang 时间:2012-08-30 21:30:41

作者:huxiaokai2005

最近有幸与Xilinx的FAE交流了一次,收益颇多,其中讲到了Xilinx FPGA的内部结构,进一步加深了我对FPGA的认识。在Xilinx 7系列FPGA使用之CLB探索和(续)Xilinx 7系列FPGA使用之CLB探索中学习了 CLB结构,竟然忽略了一个重要结构:多路复用器(multiplexer),在一个Slice中包含有三个多路复用器:F7MUXA、F7MUXB和 F8MUX。其中F7MUXA组合LUT A和LUT B成为7输入LUT,F7MUXB组合LUT C和LUT D成为7输入LUT,而F8MUX组合1个Slice中的4个LUT成为8输入LUT。因此通过F7MUXA、F7MUXB和F8MUX的搭配,1个 Slice可以实现4:1、8:1和16:1多路复用器,如图1、2、3所示。
Snap1.jpg
图1 4:1 Multiplexer
Snap2.jpg
图2 8:1 Multiplexer
Snap3.jpg
图3 16:1 Multiplexer
        在FPGA设计中需要多路选择时,可充分考虑此结构,比如地址译码电路,1个Slice最大能充当16:1的MUX,当超过16路选择时该如何处理呢?下面以实例来分析一下:
        首先来看一下16:1的地址译码,程序如下,如图4所示为综合结果

  1. module mux16_1(
  2.     input clk,
  3.     input rst,
  4.     input [3:0] addr,
  5.     input [15:0] din,
  6.     output do
  7.     );
  8. reg dout;
  9. always@(posedge clk)
  10.         if(rst)
  11.                 dout<=1'b0;
  12.         else
  13.                 case(addr)
  14.                 4'b0000: dout<=din[0];
  15.                 4'b0001: dout<=din[1];
  16.                 4'b0010: dout<=din[2];
  17.                 4'b0011: dout<=din[3];
  18.                 4'b0100: dout<=din[4];
  19.                 4'b0101: dout<=din[5];
  20.                 4'b0110: dout<=din[6];
  21.                 4'b0111: dout<=din[7];
  22.                 4'b1000: dout<=din[8];
  23.                 4'b1001: dout<=din[9];
  24.                 4'b1010: dout<=din[10];
  25.                 4'b1011: dout<=din[11];
  26.                 4'b1100: dout<=din[12];
  27.                 4'b1101: dout<=din[13];
  28.                 4'b1110: dout<=din[14];
  29.                 4'b1111: dout<=din[15];
  30.                 endcase
  31.                
  32. assign do=dout;
  33. endmodule
复制代码
Snap4.jpg
图4
        与期望的相同,16:1 多路复用器可以通过4个LUT、2个F7MUX和1个F8MUX组合得到。
        如果需要实现大于16:1的多路复用器该如何实现呢?试一下32:1,看综合器得到什么结果,程序如下,综合结果如图5所示。
  1. module mux32_1(
  2.     input clk,
  3.     input rst,
  4.     input [4:0] addr,
  5.     input [31:0] din,
  6.     output do
  7.     );

  8. reg dout;
  9. always@(posedge clk)
  10.         if(rst)
  11.                 dout<=1'b0;
  12.         else
  13.                 case(addr)
  14.                 5'b00000: dout<=din[0];
  15.                 5'b00001: dout<=din[1];
  16.                 5'b00010: dout<=din[2];
  17.                 5'b00011: dout<=din[3];
  18.                 5'b00100: dout<=din[4];
  19.                 5'b00101: dout<=din[5];
  20.                 5'b00110: dout<=din[6];
  21.                 5'b00111: dout<=din[7];
  22.                 5'b01000: dout<=din[8];
  23.                 5'b01001: dout<=din[9];
  24.                 5'b01010: dout<=din[10];
  25.                 5'b01011: dout<=din[11];
  26.                 5'b01100: dout<=din[12];
  27.                 5'b01101: dout<=din[13];
  28.                 5'b01110: dout<=din[14];
  29.                 5'b01111: dout<=din[15];
  30.                 5'b10000: dout<=din[16];
  31.                 5'b10001: dout<=din[17];
  32.                 5'b10010: dout<=din[18];
  33.                 5'b10011: dout<=din[19];
  34.                 5'b10100: dout<=din[20];
  35.                 5'b10101: dout<=din[21];
  36.                 5'b10110: dout<=din[22];
  37.                 5'b10111: dout<=din[23];
  38.                 5'b11000: dout<=din[24];
  39.                 5'b11001: dout<=din[25];
  40.                 5'b11010: dout<=din[26];
  41.                 5'b11011: dout<=din[27];
  42.                 5'b11100: dout<=din[28];
  43.                 5'b11101: dout<=din[29];
  44.                 5'b11110: dout<=din[30];
  45.                 5'b11111: dout<=din[31];
  46.                 endcase
  47.                
  48. assign do=dout;
  49. endmodule
复制代码
Snap5.jpg
图5
        实现32:1多路复用器使用了3个Slice,是4:1(Slice 1、Slice 2)和8:1(Slice 3)多路复用器的级联,综合器自动分析多路复用器达到了最优化的组合。
Snap6.jpg
图6
        如图6所示为32:1多路复用器数据路径的延时报告,其中LUT6和F7MUX的延时分别为0.049ns、0.192ns,LUT6与F7MUX之间的 走线延时为0ns,相比于红框中的0.548ns忽略不计了,因为红框中的Net Delay是Slice外部的走线延时,LUT6与F7MUX之间的走线在Slice内部。因此,利用F7MUX、F8MUX实现的多路复用器缩短了逻辑 延时,有利于时序收敛。

最新课程

  • 深入浅出玩儿转FPGA

    本视频基于Xilinx公司的Artix-7FPGA器件以及各种丰富的入门和进阶外设,提供了一些典型的工程实例,帮助读者从FPGA基础知识、逻辑设计概念

  • 从零开始大战FPGA基础篇

    本课程为“从零开始大战FPGA”系列课程的基础篇。课程通俗易懂、逻辑性强、示例丰富,课程中尤其强调在设计过程中对“时序”和“逻辑”的把控,以及硬件描述语言与硬件电路相对应的“

  • Verilog基础及典型数字

    课程中首先会给大家讲解在企业中一般数字电路从算法到流片这整个过程中会涉及到哪些流程,都分别使用什么工具,以及其中每个流程都分别做了