你的位置:EETOP 赛灵思(Xilinx) 社区 >> >> 全部 >> 详细内容

Xilinx 在IDF上展示行业首个FPGA QPI 1.1接口

发布者:jackzhang 时间:2012-09-20 19:54:39

QuickPath Interconnect 连起赛灵思7系列All Programmable FPGA,扩展了Intel处理器系统的功能

 

2012920日, 中国北京All Programmable技术和器件的全球领先企业赛灵思公司(Xilinx, Inc. (NASDAQ:XLNX) Intel开发者论坛(IDF)上首次展示如何通过QuickPath InterconnectQPI协议将现场可编程门阵列(FPGA)Intel Sandy Bridge Xeon处理器相连。赛灵思的QPI解决方案使开发人员能够在赛灵思All Programmable FPGAIntel Xeon处理器之间建立一个低时延、高性能的链路。该解决方案充分利用赛灵思FPGA的高性能处理能力和灵活的I/O功能,实现了最佳的整体系统性能和功耗。

赛灵思公司有线通信高级总监Nick Possley指出:今天的演示,表明针对基于Intel Xeon处理器的系统,赛灵思现在拥有了第一个基于FPGA的低时延、高带宽互联IP核。这意味着赛灵思解决方案可以通过直接加速应用程序或者卸载I/O密集型操作,支持给定服务器实现更高的计算性能,意味着该解决方案将在降低数据中心资本支出和运营支出方面发挥重要的作用。

赛灵思QPI开发平台包括IP核以及能直接插入现有Intel Sandy Bridge CPU插槽的开发模块,硬件设计人员可利用该平台立即启动QPI解决方案的开发工作。

赛灵思Virtex®-7 FPGAIntel Sandy Bridge CPU之间的QPI 1.1全宽链路包含20条通道,每通道速度高达每秒6.4Gb/s。赛灵思提供的定制开发板能将Virtex-7 FPGA直接安装在Intel Sandy Bridge Xeon CPU插槽上。在演示中,我们采用Native LoopbackNLB)示例软硬件来确认FPGACPU之间的数据交换。QPI接口使Intel Xeon CPU能够充分利用赛灵思FPGA的并行处理功能并加速高计算强度的应用,实现协同处理和/或应用加速功能。开发人员还能利用赛灵思解决方案实现高性能、低时迟的网络接口控制器和I/O连接扩展,充分发挥QPI协议的缓存一致性优势,更高效地完成数据包处理任务。

 

供货情况

包含IP核、参照设计和Virtex-7 FPGA开发板的赛灵思QPI解决方案将于年底上市推出。如需了解更多信息,敬请联系您所在地的销售代表。

最新课程

  • 深入浅出玩儿转FPGA

    本视频基于Xilinx公司的Artix-7FPGA器件以及各种丰富的入门和进阶外设,提供了一些典型的工程实例,帮助读者从FPGA基础知识、逻辑设计概念

  • 从零开始大战FPGA基础篇

    本课程为“从零开始大战FPGA”系列课程的基础篇。课程通俗易懂、逻辑性强、示例丰富,课程中尤其强调在设计过程中对“时序”和“逻辑”的把控,以及硬件描述语言与硬件电路相对应的“

  • Verilog基础及典型数字

    课程中首先会给大家讲解在企业中一般数字电路从算法到流片这整个过程中会涉及到哪些流程,都分别使用什么工具,以及其中每个流程都分别做了