Vivado™设计套件2012.4现已向目前所有有效期内的赛灵思ISE®设计套件用户免费提供。Vivado设计套件提供了高度集成的设计环境和全新一代系统到IC工具,其中包括高层次综合、分析布局布线和高级时序引擎等。这些工具能帮助开发人员提高设计集成度以及实现速度。
VIVADO WEBPACK版本简介
Vivado WebPACK™工具可帮助您仿真、综合和实现设计,而且针对特定器件的设计是免费的。Vivado设计套件WebPACK版本支持Artix™-7(7A100T、7A200T)和Kintex™-7(7K70T、7K160T)器件。您现可立即从以下网址下载WebPACK:www.xilinx.com/cn/download。
VIVADO 2012.4的器件支持
以下器件量产准备就绪,可全面支持VIVADO 2012.4:
■ Virtex®-7 2000T(包括低压)
■ Artix-7 100T和200T
Virtex-7 X1140T器件目前处于一般工程样片阶段。
逻辑仿真
Vivado现可为GTHE2原语提供更快速的仿真模型,相对于当前模型而言速度可提升达5至6倍,该仿真器在compile_simlib中现可支持Aldec Riviera-PRO。
VIVADO高层次综合(HLS)
赛灵思扩展了寄存器传输级(RTL)协仿真支持,包括了4款最新仿真器:Cadence的Incisive和Aldec的Riviera-PRO以及赛灵思的Vivado和ISE仿真器。
现已添加了对浮点单/双高精度tan、atan、sinh、cosh和指数cmath.h函数的支持。
此外,Pcore格式导出IP现可支持全部或部分综合网表,从而当IP用于Xilinx Platform Studio时可显著缩短整体综合时间。Vivado现支持在图形用户界面(GUI)中对赛灵思开发板进行综合。Vivado HLS库包含面向视频和OpenCV I/O接口的31个β函数
。
SYSTEM GENERATOR FOR DSP(DSP 系统生成器)
最新模型升级特性在使用最新版取代模块时提供无缝移植。此外,DSP 系统生成器提供一些新的浮点模块,包括乘加、累加和指数。最新版工具可将DSP48宏单元模块的仿真速度提高5倍。采用多个DSP48宏单元模块的模型将大幅缩短仿真时间。
赛灵思的IP核
如需了解赛灵思IP核的详细列表,敬请参阅IP版本说明指南(XTP025)。
如需了解有关Vivado最新版本的更多信息,敬请登录以下网址,阅读Vivado 2012.4版本说明:http://www.xilinx.com/cn/support/docu- mentation/sw_manuals/xil- inx2012_4/irn.pdf。
问:
VIVADO设计套件是什么?
它是提升设计人员生产力的工具。这款全新的工具套件旨在提高设计、集成和实现赛灵思28nm All Programmable系列器件的整体生产效率。采用28nm工艺制造的赛灵思器件更大,并提供了堆叠硅片互联(SSI)、运行速度高达28 Gbps的高速I/O接口、更强大的微处理器和外设以及模拟/混合信号等多种新技术。但这种更大型、更复杂的器件也给开发人员带来了多重设计挑战,有可能会妨碍其向市场推出产品,不利于生产力的提高。
Vivado设计套件可完全替代现有的赛灵思ISE设计套件工具。ISE设计套件工具的所有功能现在都直接内置在Vivado集成开发环境(IDE)中,从而充分利用了共享、可扩展的数据模型。有了Vivado设计套件,开发人员就可以利用布局布线功能同时针对时序、阻塞、走线总长度、利用率和功耗等多种设计指标进行分析优化,并通过高层次综合和实现来加速设计创建。由于建立在Vivado的共享、可扩展的数据模型基础上,因此整个设计流程可以在存储器中执行且无需编写或转换任何中间文件格式,从而有助于加速运行时、调试和实现速度,同时能够降低对存储器的要求。
Vivado为用户提供了预测指标,可让用户在设计流程的早期阶段进行设计和工具设置修改,从而减少对整体工作进度的影响。这一功能减少了设计迭代,并提高了生产力。用户既可以借助Vivado IDE的Flow Navigator功能通过简单的按钮方式管理整个设计进程,也可使用Tcl脚本进行手动控制。
问:
我是该继续使用ISE设计套件还是应该转用VIVADO?
答:
ISE设计套件是一款业经验证的解决方案,适用于赛灵思各代All Programmable器件。赛灵思ISE设计套件继续为广大开发人员带来创新支持,并扩展了大家熟悉的7系列和赛灵思 Zynq™-7000 All Programmable SoC项目的设计流程。ISE 14.4能带来最新的创新以及器件支持,现可立即下载。
赛灵思的新一代设计环境Vivado设计套件2012.4支持包括Virtex-7、Kintex-7和Artix-7 FPGA在内的7系列器件,提供了增强型工具性能,特别适用于大型设计或密集型设计。
问:
是否提供VIVADO设计套件培训?
答:
全新的Vivado充分利用了强大的互动Tcl脚本、Synopsys设计约束、SystemVerilog等业界标准。为帮助您缩短学习时间,赛灵思推出了全新教师指导培训课程,帮助您了解如何使用Vivado工具。如需了解更多信息,欢迎访问以下网址:www.xilinx.com/cn/training。我们也鼓励观看以下网址提供的Vivado快速入门视频:www.xilinx.com/cn/training/vivado。
VIVADO设计套件是否提供不同版本?
答:
Vivado设计套件提供三种不同版本:设计版本、系统版本和现在推出的免费的器件专用WebPACK版本。有效期内的ISE设计套件逻辑版本和嵌入式版本用户可获得新的Vivado设计版本。而ISE设计套件DSP版本和系统版本用户则可获得新的Vivado系统版本。欢迎到以下网址立即下载:www.xilinx.com/cn/download。
赛灵思建议开始启动新设计的用户垂询当地的现场应用工程师,以确定Vivado是否适用于该设计。如果当前项目正采用ISE设计套件进行设计,赛灵思建议不要转用Vivado,因为两种环境的设计约束和脚本并不兼容。
更多信息请阅读ISE 14.4和Vivado 2012.4版本说明。
问:
VIVADO的注册码条款是什么?
答:
免费下载的Vivado设计套件WebPACK版本可支持Artix-7 100T和200T以及Kintex-7 70T和160T器件。目前所有在有效期内的ISE设计套件逻辑版本和嵌入式版本用户可免费获得Vivado设计套件设计版本,而ISE设计套件DSP版本和系统版本用户则可免费获得包含高层次综合功能的Vivado设计套件系统版本。
如果用户在2012年2月2日以后生成的ISE设计套件13或14版本许可证,那么当前的许可证仍适用于Vivado。如果用户仍在有效期内,但生成许可证的日期早于2月2日,那么就需要重新生成注册码方可使用Vivado套件。
注册码生成信息,敬请访问:www.xilinx.com/cn/getlicense。
本视频基于Xilinx公司的Artix-7FPGA器件以及各种丰富的入门和进阶外设,提供了一些典型的工程实例,帮助读者从FPGA基础知识、逻辑设计概念
本课程为“从零开始大战FPGA”系列课程的基础篇。课程通俗易懂、逻辑性强、示例丰富,课程中尤其强调在设计过程中对“时序”和“逻辑”的把控,以及硬件描述语言与硬件电路相对应的“
课程中首先会给大家讲解在企业中一般数字电路从算法到流片这整个过程中会涉及到哪些流程,都分别使用什么工具,以及其中每个流程都分别做了
@2003-2020 中国电子顶级开发网