我们知道,SERDES对参考时钟有严格的相位噪声性能要求。通常,SERDES供应商会根据其SERDE
比如:XILINX 7系列SERDES的CPLL对参考时钟的相位噪声要求如下:
Ref Clock Freq (MHz) | Phase Noise at Offset Frequency (dBc/Hz) | ||
10KHz | 100KHz | 1MHz | |
100 | -126 | -132 | -136 |
125 | -123 | -131 | -135 |
156.25 | -121 | -129 | -133 |
250 | -119 | -126 | -132 |
312.5 | -116 | -124 | -131 |
625 | -110 | -119 | -127 |
用户设计需要跑XAUI协议,由于XAUI接收机的CDR的抖动容限拐点大约在1.87MHz。因此,参考
Case 1:
参考时钟的相位噪声在1MHz以下已经不满足模板的要求,但1MHz以上本底噪声有较大余量,很少的杂散有
Case 2:
参考时钟的相位噪声在1MHz以下已经不满足模板的要求,且1MHz以上本底噪声也没有余量,杂散严重超标
本视频基于Xilinx公司的Artix-7FPGA器件以及各种丰富的入门和进阶外设,提供了一些典型的工程实例,帮助读者从FPGA基础知识、逻辑设计概念
本课程为“从零开始大战FPGA”系列课程的基础篇。课程通俗易懂、逻辑性强、示例丰富,课程中尤其强调在设计过程中对“时序”和“逻辑”的把控,以及硬件描述语言与硬件电路相对应的“
课程中首先会给大家讲解在企业中一般数字电路从算法到流片这整个过程中会涉及到哪些流程,都分别使用什么工具,以及其中每个流程都分别做了
@2003-2020 中国电子顶级开发网