简介:
设计人员需要在有多个器件共享通用存储控制器的应用中使用多端口存储控制器(MPMC)。这在视频、嵌入式和通信应用中比较常见,因为这些应用中有来自多个数据源的数据需要流经通用存储器件(一般是DDR3 SDRAM存储器)。Khang Dao和Dylan Buli共同编著的本应用指南介绍了如何利用包括Project Navigator和CORE Generator™在内的ISE设计套件逻辑版本工具创建基本的DDR3 MPMC设计。方法是将存储器接口生成器(MIG)IP模块与AXI互联IP模块相结合(二者均包含在ISE设计套件逻辑版本中),用以创建高性能MPMC。
本实例设计中使用的AXI接口由AXI4、AXI4-Lite和AXI4-Stream组成,三者都可以提供系统构建所需的通用IP接口协议框架。实例设计是一种基于Virtex-6 FPGA ML605 评估板的完整硬件系统,可用于实现简单的视频系统。在视频系统中,视频测试模式生成器产生的数据在被发送到评估板DVI显示器之前,要多次循环出入于存储器。因此,DDR3存储器就相当于一个由多个视频帧缓冲器共享的多端口存储器。
本视频基于Xilinx公司的Artix-7FPGA器件以及各种丰富的入门和进阶外设,提供了一些典型的工程实例,帮助读者从FPGA基础知识、逻辑设计概念
本课程为“从零开始大战FPGA”系列课程的基础篇。课程通俗易懂、逻辑性强、示例丰富,课程中尤其强调在设计过程中对“时序”和“逻辑”的把控,以及硬件描述语言与硬件电路相对应的“
课程中首先会给大家讲解在企业中一般数字电路从算法到流片这整个过程中会涉及到哪些流程,都分别使用什么工具,以及其中每个流程都分别做了
@2003-2020 中国电子顶级开发网