峰值因数抑制和数字预失真 SmartCORE IP提供高达50%无线电效率并有效降低运营成本
2014年2月20日,北京–All Programmable 技术和器件的全球领先企业赛灵思公司(Xilinx, Inc. (NASDAQ:XLNX))今天宣布推出多款Smarter无线电解决方案,能有效满足新一代LTE和多载波GSM(MC-GSM)平台所需的性能、功耗及成本需求。这些拥有峰值因数抑制(CFR)和数字预失真(DPD)功能的全新解决方案是Xilinx® SmartCORE™ IP系列的一部分,提供高达50%的无线电效率,可为网络运营商节省数千万美元的运营成本。赛灵思的CFR和DPD SmartCORE IP及Zynq®-7000 All Programmable SoC共同带来的高效率,可支持单芯片的无线电实现方案,减少电路板占用空间,降低整体功耗,同时也可缩减总成本。
数据需求在不断攀升,但是每用户平均收入(ARPU)却没有同步增加,促使运营商必须开拓全新的频带、更多无线电频谱及新的网络架构。运营商不但必须提升其网络的效率,同时也要管理能源成本。加强功能后的赛灵思CFR和DPD IP核心能提供更高的省电效率。当LDMOS功率放大器可轻易实现40%以上的省电效率时,氮化镓(GaN)功率放大器则可高达50%。赛灵思CFR和DPD IP可支持高达100Mhz的大范围无线电频谱,不仅可符合TD-LTE与FD-LTE标准,更可支持需要传统MC-GSM支持的多标准实现方案。DPD和CFR解决方案可扩展支持:
· 多种空中接口标准(LTE (TDD/FDD)、MC-GSM、WCDMA、CDMA2000、TD-SCDMA)
· 多重天线
· 更高的校正性能
· 更短的收敛时间
· 多重无线存取技术(Multi-RAT)配置(相同无线电设备上可支持WCDMA + GSM,LTE + GSM)
KMW Communications总裁Jaewon Kim表示:“赛灵思高的CFR和DPD IP 拥有高度的扩展性,能帮助我们快速开发和集成高性能的商用LTE系统的数字系统元件。赛灵思无线电IP非常高效,可在28nm Zynq SoC器件中以高时钟速率运行,同时,与采用ASSP和ASIC相比,其能使我们的远程无线电头端和有源天线凭借更大的集成度和灵活性充分满足客户要求。”
赛灵思无线产品市场营销总监David Hawke说:“赛灵思的软硬件可编程单器件无线电解决方案可支持将相同电路板用于多种配置,从而大幅缩短和降低客户开发智能无线解决方案的时间与风险。该平台方案能满足未来产品部署需求,并能对需求变化做出快速响应。”
供货进程
赛灵思的无线电IP现已开始供货。如需了解有关赛灵思Smarter无线电解决方案的更多详情,敬请访问: http://china.xilinx.com/applications/wireless-communications/radio/index.htm.
本视频基于Xilinx公司的Artix-7FPGA器件以及各种丰富的入门和进阶外设,提供了一些典型的工程实例,帮助读者从FPGA基础知识、逻辑设计概念
本课程为“从零开始大战FPGA”系列课程的基础篇。课程通俗易懂、逻辑性强、示例丰富,课程中尤其强调在设计过程中对“时序”和“逻辑”的把控,以及硬件描述语言与硬件电路相对应的“
课程中首先会给大家讲解在企业中一般数字电路从算法到流片这整个过程中会涉及到哪些流程,都分别使用什么工具,以及其中每个流程都分别做了
@2003-2020 中国电子顶级开发网