你的位置:EETOP 赛灵思(Xilinx) 社区 >> >> 全部 >> 详细内容

扩展UltraScale ASIC级FPGA与Zynq SoC架构,赛灵思推出UltraScale MPSoC多重处理架构

发布者:jackzhang 时间:2014-03-02 19:14:43

http://forums.xilinx.com/t5/Xcell-Daily-Blog/Xilinx-announces-UltraScale-MPSoC-architecture-extending/ba-p/419161

 

当赛灵思推出UltraScale ASIC级可编程架构的时候,并没有提及Zynq All Programmable SoC的角色,现在,它的庐山真面目揭开了。

 


 

赛灵思的宣布正好赶上本周在德国纽伦堡召开的Embedded World大会,赛灵思的UltraScale MPSoC发布也表明UltraScale可编程架构已经扩展到SoC领域,或者更准确地说是MPSoCs的世界。UltraScale MPSoC架构可为处理器提供从32位到64位的扩展能力,并可支持虚拟化,集成了用于实时控制与图形/视频处理、波形和包处理的软硬件引擎、新一代互联技术和存储器、高级电源管理,以及可实现多级安全可靠性的增强型技术。这种全新的融合软硬件以及I/O可编程MPSoC架构 可以极大地扩展众多ASIC级的UltraScale可编程架构已有优势。

 

Zynq UltraScale MPSoC器件系列通过一种优化的混合异构处理引擎提供前所未有的处理能力、I / O 端口和存储器带宽,这种引擎可以通过片上存储子系统嵌入下一代高性能片上互联系统中, 这种异构处理和可编程引擎可针对不同应用任务进行优化,使的ZynqUltraScale MPSoC开发设备提供解决下一代更智能的系统所需要的广泛的性能和效率,可让Zynq UltraScale MPSoC器件提供所需的性能和效率,满足下一代更智能系统的需求,同时保持与原来的Zynq -7000 All Programmable SoC系列的向后兼容性。全新的UltraScale MPSoC架构还集成了多种级别的安全性,有更高的安全性以及先进的电源管理,这是新一代更智能系统的关键需求。赛灵思Vivado设计套件和UltraFast设计方法学可以充分利用UltraScale MPSoC提供的ASIC级特性,同时支持快速系统开发。

 

 

使用针对特定任务类别的可调整可编程处理引擎的异构多处理是复杂设计通往成功之路的必由之路,为合适的任务提供合适的引擎颗提供可以为市场所需的更智能系统提供性能,功耗和成本的最佳组合,只通过一种处理机构,难以解决这五个处理瓶颈(DSP、图形、网络处理、实时处理和一般的计算性能),许多人试图通过一种“万金油”式的架构来解决所有处理问题,但结果他们都以失败告终。

最新课程

  • 深入浅出玩儿转FPGA

    本视频基于Xilinx公司的Artix-7FPGA器件以及各种丰富的入门和进阶外设,提供了一些典型的工程实例,帮助读者从FPGA基础知识、逻辑设计概念

  • 从零开始大战FPGA基础篇

    本课程为“从零开始大战FPGA”系列课程的基础篇。课程通俗易懂、逻辑性强、示例丰富,课程中尤其强调在设计过程中对“时序”和“逻辑”的把控,以及硬件描述语言与硬件电路相对应的“

  • Verilog基础及典型数字

    课程中首先会给大家讲解在企业中一般数字电路从算法到流片这整个过程中会涉及到哪些流程,都分别使用什么工具,以及其中每个流程都分别做了