你的位置:EETOP 赛灵思(Xilinx) 社区 >> >> 全部 >> 详细内容

Zynq SoC中IEEE 1588-2008时钟同步IP实现亚微秒级解决方案

发布者:jackzhang 时间:2014-05-27 20:41:25

作者:Steve Leibson, 赛灵思战略营销与业务规划总监

SoC-e公司刚刚在YouTube上发布了一个非常简短的视频,展示了他们的IEEE1588精确时钟V2版本IP模块,该模块在Zynq SoC上实现了亚微秒级时钟同步。在Zynq SoC中,该硬件IP模块通过内部AXI互连总线和ARM Cortex-A9 MPCore处理器相连,它负责维护主系统的时钟和IEEE 1588精确时钟协议的时间戳,可以通过网络来对时钟进行同步。IEEE1588的设计意图,一是为了解决局部系统的精确性,通过NTP无法满足这一精确度要求;另外,对于那些无法在网络中的每一个设备上都放置一个GPS接收器的应用而言,IEEE1588也能很好的解决时钟同步的问题。多个以太网连接可以共享同一个计时器,或者不同的以太网连接采用独立的计时器。

这就是正在工作的IP的视频(没有声音)


原文链接:
http://forums.xilinx.com/t5/Xcell-Daily-Blog/IEEE-1588-2008-clock-synchr...

? Copyright 2014 Xilinx Inc
如需转载,请注明出处
微信

最新课程

  • 深入浅出玩儿转FPGA

    本视频基于Xilinx公司的Artix-7FPGA器件以及各种丰富的入门和进阶外设,提供了一些典型的工程实例,帮助读者从FPGA基础知识、逻辑设计概念

  • 从零开始大战FPGA基础篇

    本课程为“从零开始大战FPGA”系列课程的基础篇。课程通俗易懂、逻辑性强、示例丰富,课程中尤其强调在设计过程中对“时序”和“逻辑”的把控,以及硬件描述语言与硬件电路相对应的“

  • Verilog基础及典型数字

    课程中首先会给大家讲解在企业中一般数字电路从算法到流片这整个过程中会涉及到哪些流程,都分别使用什么工具,以及其中每个流程都分别做了