你的位置:EETOP 赛灵思(Xilinx) 社区 >> >> 全部 >> 详细内容

感谢FPGA原型:Peraso WiGig在24小时内实现USB3.0的首次流片即获成功

发布者:jackzhang 时间:2014-05-27 20:53:28

作者:Steve Leibson, 赛灵思战略营销与业务规划总监

Peraso是多伦多一家无晶圆厂半导体公司,使用基于FPGA原型为WiGig (60GHz WiFi, IEEE 802.11ad)开发PRS4000基带处理器。在开发过程中,公司需要进行新的ASIC设计流程,以及其他挑战,包括多个IP核的集成。其中两个核心是Synopsys的USB 3.0控制器和USB 3.0 PHY。Peraso需要实现首次流片成功,以在迅速发展的WiGig市场占据领导地位,公司使用Synopsys HAPS基于FPGA原型系统和虚拟器工具集,以确保第一次流片成功。可能是由于这个原因,Peraso工程团队必须要在从晶圆厂拿到初始晶圆的24小时之内成功设置USB 3.0接口。Brad Lynch是Peraso首席技术官和产品开发副总裁,对此次使用FPGA原型做出了贡献。

以下为Synopsys制作的采访Brad Lynch的简短视频:


Synopsys HAPS基于FPGA 原型HAPS -70系列和HAPS -DX (Developers Express) 系统基于Xilinx Virtex-7FPGA。

原文链接:
http://forums.xilinx.com/t5/Xcell-Daily-Blog/USB-3-0-on-Peraso-WiGig-chi...

© Copyright 2014 Xilinx Inc.
如需转载,请注明出处
微信

最新课程

  • 深入浅出玩儿转FPGA

    本视频基于Xilinx公司的Artix-7FPGA器件以及各种丰富的入门和进阶外设,提供了一些典型的工程实例,帮助读者从FPGA基础知识、逻辑设计概念

  • 从零开始大战FPGA基础篇

    本课程为“从零开始大战FPGA”系列课程的基础篇。课程通俗易懂、逻辑性强、示例丰富,课程中尤其强调在设计过程中对“时序”和“逻辑”的把控,以及硬件描述语言与硬件电路相对应的“

  • Verilog基础及典型数字

    课程中首先会给大家讲解在企业中一般数字电路从算法到流片这整个过程中会涉及到哪些流程,都分别使用什么工具,以及其中每个流程都分别做了