作者:Steve Leibson, 赛灵思战略营销与业务规划总监
在20nm Virtex UltraScale器件系列中,在XCVU160和XCVU440之间,有一点空白地带。跟XCVU440的440万个逻辑单元相比,XCVU160的160万个逻辑单元就显得有些差距。今天,Xilinx把XCVU190加入到20nm Virtex UltraScale的阵容之中。
XCVU190具备:
• 190万个逻辑单元、1800个DSP48E2 Slice—介乎于XCVU160和 XCVU440之间
• 133Mbits block RAM—在20nm Virtex UltraScale系列中,这是最大的 BRAM容量
• 60个32.75Gbps SerDes收发器和60个16Gbps GTH SerDes收发器—比20nm Virtex UltraScale系列中其它任何FPGA器件的SerDes收发器都要多
空缺被填补了。
原文链接:
http://forums.xilinx.com/t5/Xcell-Daily-Blog/Gap-plugged-Xilinx-adds-XCV...
© Copyright 2014 Xilinx Inc.
本视频基于Xilinx公司的Artix-7FPGA器件以及各种丰富的入门和进阶外设,提供了一些典型的工程实例,帮助读者从FPGA基础知识、逻辑设计概念
本课程为“从零开始大战FPGA”系列课程的基础篇。课程通俗易懂、逻辑性强、示例丰富,课程中尤其强调在设计过程中对“时序”和“逻辑”的把控,以及硬件描述语言与硬件电路相对应的“
课程中首先会给大家讲解在企业中一般数字电路从算法到流片这整个过程中会涉及到哪些流程,都分别使用什么工具,以及其中每个流程都分别做了
@2003-2020 中国电子顶级开发网