作者:Steve Leibson, 赛灵思战略营销与业务规划总监
赛灵思正式公布了XCVU095 20nm Virtex UltraScale FPGA首批发货的公告,同时还带有一段视频,展示了FPGA器件的32.75Gbps GTY SerDes收发器的性能。视频中有一些漂亮的眼图,但更重要的是,视频中还演示了收发器有能力驱动真实的背板。
视频演示了4个GTY SerDes在一块30英寸背板(背板有27db损耗)上驱动28.21Gbps数据传输,实现无差错、无需重新定时、并有足够的裕量。而且,发送器和接收器都和独立的、异步的时钟相连 — 一个背板应用的实际场景是,发送器和接收器相互之间是异步连接关系。
这就是那段视频:
原文链接:
http://forums.xilinx.com/t5/Xcell-Daily-Blog/Virtex-UltraScale-GTY-SerDe...
© Copyright 2014 Xilinx Inc.
本视频基于Xilinx公司的Artix-7FPGA器件以及各种丰富的入门和进阶外设,提供了一些典型的工程实例,帮助读者从FPGA基础知识、逻辑设计概念
本课程为“从零开始大战FPGA”系列课程的基础篇。课程通俗易懂、逻辑性强、示例丰富,课程中尤其强调在设计过程中对“时序”和“逻辑”的把控,以及硬件描述语言与硬件电路相对应的“
课程中首先会给大家讲解在企业中一般数字电路从算法到流片这整个过程中会涉及到哪些流程,都分别使用什么工具,以及其中每个流程都分别做了
@2003-2020 中国电子顶级开发网