你的位置:EETOP 赛灵思(Xilinx) 社区 >> >> 全部 >> 详细内容

混合内存立方(HMC)控制器和接口IP开启15Gbps/通道,64通道 = 240G字节/秒的峰值带宽

发布者:jackzhang 时间:2014-07-22 22:01:02

赛灵思和Pico Computing联合发布了业内首个15Gbps混合内存立方(HMC)控制器和赛灵思All Programmable UltraScale 器 件的接口IP。该接口支持全部4个通道的HMC带宽,使用总共64个SerDes收发器,这些收发器每个都以15Gbps运行,累计双向最高带宽为 240G字节/秒。HMC器件运行起来至少比DDR3 SDRAM快15倍,并且减少多达70%的能源消耗。Pico Computing的HMC控制器/接口IP和赛灵思UltraScale器件允许工程师们立即开始为包括HPC(高性能计算)、高速数据包处理、波形处 理和图像和音频处理等领域的超高要求应用而开发HMC的设计。

HMC打破了原先DRAM内存架构用于超高要求系统的方式。它通过将一堆硅穿孔(TSV)黏合内存芯片整合高速逻辑处理技术,在内存性能、功耗和成 本方面设置了新的标准。结果,HMC模块在内存性能方面有了引人注目的提高。HMC想要打破内存瓶颈,在新的100G和400G基础建设和百亿亿次级 CPU系统的开发中是一个显著的障碍。

这儿有一段两分钟的短视频简要概述HMC:


Pico Computing 15Gbps HMC控制器和赛灵思UltraScale器件接口的示范,请参观这周将在德国莱比锡Rosta booth, #722举行的International Supercomputing Conference

原文链接:
http://forums.xilinx.com/t5/Xcell-Daily-Blog/Hybrid-Memory-Cube-HMC-cont...

© Copyright 2014 Xilinx Inc
如需转载,请注明出处

最新课程

  • 深入浅出玩儿转FPGA

    本视频基于Xilinx公司的Artix-7FPGA器件以及各种丰富的入门和进阶外设,提供了一些典型的工程实例,帮助读者从FPGA基础知识、逻辑设计概念

  • 从零开始大战FPGA基础篇

    本课程为“从零开始大战FPGA”系列课程的基础篇。课程通俗易懂、逻辑性强、示例丰富,课程中尤其强调在设计过程中对“时序”和“逻辑”的把控,以及硬件描述语言与硬件电路相对应的“

  • Verilog基础及典型数字

    课程中首先会给大家讲解在企业中一般数字电路从算法到流片这整个过程中会涉及到哪些流程,都分别使用什么工具,以及其中每个流程都分别做了