你的位置:EETOP 赛灵思(Xilinx) 社区 >> >> 全部 >> 详细内容

32.75Gbps Virtex UItraScale GTY 收发器可以做些什么?

发布者:jackzhang 时间:2014-07-22 22:11:24

作者:Steve Leibson, 赛灵思战略营销与业务规划总监

UltraScale架构的GTY收发器的用户指导手册赛灵思Virtex UltraScale架构All Programmable器件的很多特色中的一个是它具有20到60个可用的并且可配置的32.75Gbps GTY双向串行收发器。下面是一些能够匹配使用这些收发器的常用的高速串行接口标准:
• PCIe总线,版本1.1/2.0/3.0
• SFP+ (SFF-8431)电光信号转换接口
• 10GBASE-R/KR接口
• Interlaken串行接口协议
• XAUI以太网连接单元接口(10Gbps单元接口)
• RXAUI(减少了扩展管脚的单元接口)
• CAUI(100Gbps单元接口)
• XLAUI(40Gbps单元接口)
• CPRI(通用公共无线电接口 )
• OBSAI(开放式基站架构)
• OC-48/192(光学载波 2.488Gbps/9.953Gbps)
• OTU-1, OTU-2, OTU-3, OTU-4(光通道传输单元)
• SRIO接口(高速串行I/O接口)
• SATA(串行高级技术附件,一种基于行业标准的串行硬件驱动器接口)
• SAS(串行连接SCSI)
• SDI(串行数字接口)

能够满足如此广泛的I/O标准接口要求,这个器件有非常大的灵活性,所以这些高速的UItraScale SerDes收发器的接口已经增加了下面这些增强功能:
• 增加线路速率,支持32.75Gbps
• 支持64B/66B和64B/67B线路编码的转换
• 改善了PRBS(伪随机二进制序列 )发生器和检验器
• 增加了数据通路支持PCIe Gen3
• 增强了时钟信号来提供额外的灵活性,实现在内部互连逻辑中支持64B/66B线路编码转换协议

关于UltraScale架构的GTY收发器的更多详情,可以查看用户指导手册“UItraScale架构的GTY收发器”(UG578)

原文链接:
http://forums.xilinx.com/t5/Xcell-Daily-Blog/What-will-you-do-with-a-32-...

© Copyright 2014 Xilinx Inc
如需转载,请注明出处

最新课程

  • 深入浅出玩儿转FPGA

    本视频基于Xilinx公司的Artix-7FPGA器件以及各种丰富的入门和进阶外设,提供了一些典型的工程实例,帮助读者从FPGA基础知识、逻辑设计概念

  • 从零开始大战FPGA基础篇

    本课程为“从零开始大战FPGA”系列课程的基础篇。课程通俗易懂、逻辑性强、示例丰富,课程中尤其强调在设计过程中对“时序”和“逻辑”的把控,以及硬件描述语言与硬件电路相对应的“

  • Verilog基础及典型数字

    课程中首先会给大家讲解在企业中一般数字电路从算法到流片这整个过程中会涉及到哪些流程,都分别使用什么工具,以及其中每个流程都分别做了