你的位置:EETOP 赛灵思(Xilinx) 社区 >> >> 全部 >> 详细内容

本周,它的周四拆解将会在Santa Clara 的ARMTechCon上。希望到时候能看见你!

发布者:jackzhang 时间:2014-10-23 16:27:11

作者:Steve Leibson, 赛灵思战略营销与业务规划总监
本周的ARM TechCon在Santa Clara 会议中心举行。周四上午11:30,我们将在展览场地拆解两个非常有趣的ZYNQ系列的产品。我猜你不会想错过这个活动,因为我知道在这些拆解中会透露很多设计技巧。

首先,我们拉开 NI VirtualBench箱产品工具的盖子。(这就是自从该产品在一年前宣布我想做的事。) NI VirtualBench集成了混合信号示波器,函数发生器,逻辑分析仪,数字万用表,可编程直流电源的功能,和一组可编程的紧凑封装数字I / O控制线,因此不会占用太多的桌面空间。它采用PC或平板作为其用户界面。

NI公司VirtualBench

NI公司VirtualBench

我们将打开的第二个产品是Cloudium集成媒体处理平台,一个通过互联网和云计算以最高的效率,专为移动高清视频和音频设计,采用无风扇的视频压缩/解压箱。我们将打开的箱子称为Cloudium系统的零客户端,箱子里面的ZYNQ SoC使用灵活,使用户升级到新的协议而能够不用打开箱子。但我们早晚会打开它。

Cloudium系统的零客户端

Cloudium系统的零客户端

原文链接:
http://forums.xilinx.com/t5/Xcell-Daily-Blog/This-week-it-s-Teardown-Thu...

© Copyright 2014 Xilinx Inc.
如需转载,请注明出处

最新课程

  • 深入浅出玩儿转FPGA

    本视频基于Xilinx公司的Artix-7FPGA器件以及各种丰富的入门和进阶外设,提供了一些典型的工程实例,帮助读者从FPGA基础知识、逻辑设计概念

  • 从零开始大战FPGA基础篇

    本课程为“从零开始大战FPGA”系列课程的基础篇。课程通俗易懂、逻辑性强、示例丰富,课程中尤其强调在设计过程中对“时序”和“逻辑”的把控,以及硬件描述语言与硬件电路相对应的“

  • Verilog基础及典型数字

    课程中首先会给大家讲解在企业中一般数字电路从算法到流片这整个过程中会涉及到哪些流程,都分别使用什么工具,以及其中每个流程都分别做了