Xilinx UltraScale 架构系列培训旨在快速让您了解 UltraScale 架构,以及如何使用 Vivado Design Suite 中的新功能。 UltraScale 架构中有很多令人叫绝的全新功能,通过观看这些短片,您将了解如何在您的项目中快速启用 UltraScale 架构。了解 UltraScale 架构的更多信息,敬请访问 UltraScale 主页
利用 UltraScale 类似 ASIC 的时钟架构,实现设计性能和低功耗 了解全新 UltraScale 类似 ASIC 的时钟架构:如何使用、有哪些优势,以及如何从已有设计轻松移植。还将了解如何使用时钟向导配置时钟网络。 |
|
如何优化 UltraScale 架构 Block RAM,实现低功耗和高性能 了解全新 block RAM cascade 功能,如何使用该功能、以及如何利用其功耗和性能优势。 |
|
如何使用 Vivado MIG 设计面向 UltraScale 架构的存储接口和控制器 了解如何运行存储接口生成器 (MIG) GUI 来生成 RTL 和约束文件 ——通过使用流量生成器创建范例设计、运行综合和实现工具以及查看概要报告(使用率、功耗等)。 |
|
如何使用面向 UltraScale 器件的 Memory Interface Generator (MIG) IP Design Checklist 了解如何使用 Memory Interface Generator (MIG) Design Checklist 在 UltraScale 器件中快速创建一个运行的存储接口。 Design Checklist 通过核定义、引脚和开发板规划至仿真与调试提供推荐的设计流程。 |
|
如何在 UltraScale FPGA 中创建 PCI Express 设计 了解如何创建和使用 Xilinx UltraScale PCI Express 解决方案。.使用 Vivado IP catalog GUI 创建和使用 PCI Express IP 核。打开范例设计,并在 Vivado 软件中执行。下载所产生的比特流至 KCU105 开发板,并通过加载查看 Linux 操作系统中的设计。 |
|
UltraScale PCI Express - The Power of 4 了解 UltraScale PCI Express 解决方案的四个主要数据接口如何运作。.拥有四个独立数据接口,简化用户设计,增加 PCI Express 总性能。 |
|
如何使用 XPE 估计 UltraScale 器件功耗 了解如何使用已有工具对 UltraScale 器件进行功耗分析,如何为从 7 系列 FPGA 移植的设计减少功耗。同时了解如何运行 Xilinx Power Estimator。 |
|
如何优化 UltraScale 架构 DSP 模块和时钟网络的功耗 了解 UltraScale DSP 架构,及其如何帮助减少设计功耗,以及 UltraScale 时钟架构的功耗减少功能。您还将学会估计 Xilinx Power Estimator 中 DSP 和时钟的功耗. |
|
如何优化 UltraScale 架构收发器功耗 了解如何使用已有功能和支持模式优化收发器功耗,以及如何在 Xilinx Power Estimator 估计收发器功耗。 |
|
UltraScale SelectIO CTLE 演示 & 仿真 了解 UltraScale IO 中的全新 CTLE (连续时间线性等化器)如何帮助设计高速接口(如 DDR4 和 SGMII)。您还将了解如何设置 CTLE 仿真,以优化接收机眼开。 |
|
如何使用 System Monitor 监控 UltraScale FPGA 工作环境 了解 System Monitor 的不同功能,以及如何利用它为各类应用/终端市场大幅提升价值。 |
|
如何配置 System Monitor, 在您的 UltraScale 器件中测量运作环境。 了解如何使用 SYSTEM Management Wizard 配置和构建 System Monitor 设计。 . |
本视频基于Xilinx公司的Artix-7FPGA器件以及各种丰富的入门和进阶外设,提供了一些典型的工程实例,帮助读者从FPGA基础知识、逻辑设计概念
本课程为“从零开始大战FPGA”系列课程的基础篇。课程通俗易懂、逻辑性强、示例丰富,课程中尤其强调在设计过程中对“时序”和“逻辑”的把控,以及硬件描述语言与硬件电路相对应的“
课程中首先会给大家讲解在企业中一般数字电路从算法到流片这整个过程中会涉及到哪些流程,都分别使用什么工具,以及其中每个流程都分别做了
@2003-2020 中国电子顶级开发网