你的位置:EETOP 赛灵思(Xilinx) 社区 >> >> 全部 >> 详细内容

基于FPGA的Intilop TCP硬件加速器管理16K并行的TCP协议

发布者:jackzhang 时间:2014-11-29 17:27:44

作者:Steve Leibson, 赛灵思战略营销与业务规划总监

 Intilop 刚刚发布了一种可用的TCP硬件加速器(一种TCP减负引擎,简称TOE)——可以管理16K并行的TCP通信——将移植在Alpha Data ADM-PCIE-7V3 卡上进行测试,该卡使用了Xilinx 的Virtex-7 VX690T 型号的FPGA。

基于Xilinx Virtex-7 VX690T  FPGA的Alpha Data ADM-PCIE-7V3 卡

基于Xilinx Virtex-7 VX690T FPGA的Alpha Data ADM-PCIE-7V3 卡

这种加速器可以提供ultra-low-latency 协议(77ns),线加速度达到了10G,比基于软件的TCP实现方式快了几个数量级。 Intilop 主要是看准这个加速器在大数据方面的应用,包括云计算、网络安全、电信、政府和企业的服务器。用户只要使用一种“超级简单”的FIFO接口连接到TCP硬件加速器来设置好自己的硬件IP就行了。

原文链接: http://forums.xilinx.com/t5/Xcell-Daily-Blog/Intilop-s-FPGA-based-TCP-Ha...

最新课程

  • 深入浅出玩儿转FPGA

    本视频基于Xilinx公司的Artix-7FPGA器件以及各种丰富的入门和进阶外设,提供了一些典型的工程实例,帮助读者从FPGA基础知识、逻辑设计概念

  • 从零开始大战FPGA基础篇

    本课程为“从零开始大战FPGA”系列课程的基础篇。课程通俗易懂、逻辑性强、示例丰富,课程中尤其强调在设计过程中对“时序”和“逻辑”的把控,以及硬件描述语言与硬件电路相对应的“

  • Verilog基础及典型数字

    课程中首先会给大家讲解在企业中一般数字电路从算法到流片这整个过程中会涉及到哪些流程,都分别使用什么工具,以及其中每个流程都分别做了