你的位置:EETOP 赛灵思(Xilinx) 社区 >> >> 全部 >> 详细内容

使用FPGA,NPU或者多核处理器来实现高性能包处理?

发布者:jackzhang 时间:2015-03-04 09:03:13

作者:Steve Leibson, 赛灵思战略营销与业务规划总监



你想对FPGA、NPU和多核CPU在包处理中的优缺点有个清晰认识吗?在圣克拉拉的Linley Processor Conference 2014上赛灵思的AtulShinde发表了“为最佳载体以太网处理分离硬件和软件可编程性”的演讲,讨论了这个话题 。

Shinede的幻灯片例举了5个主要方面进行比较:

  • 描述可移植性:你面临额外的工作如果你需要改变系统描述来适应实现硬件。
  • 包处理流:如果实现硬件不能满足包处理要求的自然流,你会面临瓶颈和资源冲突
  • 查找表:实现硬件的固定大小内存会导致资源浪费和访问冲突
  • QoS策略:糟糕的执行力会导致次优化缩放和灵活性缺失。
  • 专有IP:如果你需要特殊的包处理,你会承担额外的硬件或者忍受使用NPU或者多核CPU进行基于软件处理的不高效
  • 原文链接:
    http://forums.xilinx.com/t5/Xcell-Daily-Blog/Battle-Royale-High-Performa...

    © Copyright 2014 Xilinx Inc
    如需转载,请注明出处

    最新课程

    • 深入浅出玩儿转FPGA

      本视频基于Xilinx公司的Artix-7FPGA器件以及各种丰富的入门和进阶外设,提供了一些典型的工程实例,帮助读者从FPGA基础知识、逻辑设计概念

    • 从零开始大战FPGA基础篇

      本课程为“从零开始大战FPGA”系列课程的基础篇。课程通俗易懂、逻辑性强、示例丰富,课程中尤其强调在设计过程中对“时序”和“逻辑”的把控,以及硬件描述语言与硬件电路相对应的“

    • Verilog基础及典型数字

      课程中首先会给大家讲解在企业中一般数字电路从算法到流片这整个过程中会涉及到哪些流程,都分别使用什么工具,以及其中每个流程都分别做了