你的位置:EETOP 赛灵思(Xilinx) 社区 >> >> 全部 >> 详细内容

Zynq UltraScale+ MPSoC系列有多少SerDes接口?

发布者:jackzhang 时间:2015-03-14 18:49:41

作者:Steve Leibson, 赛灵思战略营销与业务规划总监

在高性能系统中越来越多地使用高速串行互联意味着你会在Zynq UltraScale+ MPSoC系列中的11款器件中发现很多Gbps串行端口。有多少呢?我查阅了Zynq UltraScale+ MPSoC产品选型手册但是没有立即找到数目,原来他们是在包装规格中(因为数目取决于封装)。

这是合乎逻辑的,但是作为一个系统设计师,我希望可以直接给出这个数据使我们看到有多少个SerDes接口,以及Zynq UltraScale+ MPSoC系列中的每款器件各有多少个。所以我建立了这样方便的表格,表格的第一列是Zynq UltraScale+ MPSoC系列中的每款器件。表格的第二列给出了与 Zynq UltraScale+ MPSoC’s PS(处理系统)相关联的6Gbps GTR接口个数。这种接口数目都是4个。后面两列分别给出了6.3Gbps GTH接口和32.75Gbps GTY 接口数目,这些接口你会在每款器件的PL(可编程逻辑)单元找到。正如表格中所示的范围,数目取决于封装尺寸。

Xilinx Zynq UltraScale+ MPSoCSerDes Ports

Xilinx Zynq UltraScale+ MPSoCSerDes Ports

我希望这个图表可以简化您的选型过程。

原文链接:
http://forums.xilinx.com/t5/Xcell-Daily-Blog/How-many-SerDes-ports-do-th...

© Copyright 2014 Xilinx Inc
如需转载,请注明出处

最新课程

  • 深入浅出玩儿转FPGA

    本视频基于Xilinx公司的Artix-7FPGA器件以及各种丰富的入门和进阶外设,提供了一些典型的工程实例,帮助读者从FPGA基础知识、逻辑设计概念

  • 从零开始大战FPGA基础篇

    本课程为“从零开始大战FPGA”系列课程的基础篇。课程通俗易懂、逻辑性强、示例丰富,课程中尤其强调在设计过程中对“时序”和“逻辑”的把控,以及硬件描述语言与硬件电路相对应的“

  • Verilog基础及典型数字

    课程中首先会给大家讲解在企业中一般数字电路从算法到流片这整个过程中会涉及到哪些流程,都分别使用什么工具,以及其中每个流程都分别做了