在OFC 2015展会上,赛灵思利用Finisar和TE Connectivity光学模块率先演示了最新的100G IEEE 802.3bj RS-FEC IP解决方案
2015年3月25日,中国北京 - All Programmable 技术和器件的全球领先企业赛灵思公司(Xilinx, Inc. (NASDAQ:XLNX))今天宣布推出面向数据中心、服务提供商和企业级应用的100G IEEE 802.3bj Reed-Solomon FEC (RS-FEC) IP。100G RS-FEC IP能实现新兴的SR4、CWDM4、PSM4或ER4f等光学解决方案。客户可利用赛灵思100G IEEE 802.3bj RS-FEC LogiCORE™ IP加速设计进程,率先向市场推出新产品并满足日益增长的移动和云流量需求。该解决方案还具备低延迟特性,能满足高性能计算等时间敏感型应用的需求。100G RS-FEC LogiCORE™ IP解决方案能无缝连接到运行在Virtex® UltraScale™上的赛灵思集成式100G Ethernet MAC IP或100G Ethernet MAC IP软核。
2015年3月24日至26日在美国加州洛杉矶会议中心举行的2015年第40届美国光纤通讯展览及研讨会(OFC 2015)上,赛灵思利用在多个演示中展示的Finisar和TE Connectivity (TE) 光学模块率先展示了完整的100G RS-FEC IP解决方案。该演示使用Virtex UltraScale VU095 FPGA与Finisar CFP4 ER4f光学模块(以太网联盟展台号:2531)和TE QSFP28 SR4光学模块(TE 展台号:1417)通信。
100G IEEE 802.3bj RS-FEC LogiCORE IP解决方案现已向早期试用客户供货。如需了解更多信息,敬请联系您所在地销售代表或访问公司网址:http://china.xilinx.com/esp/wired/wired_ip_resources.htm#connectivity
本视频基于Xilinx公司的Artix-7FPGA器件以及各种丰富的入门和进阶外设,提供了一些典型的工程实例,帮助读者从FPGA基础知识、逻辑设计概念
本课程为“从零开始大战FPGA”系列课程的基础篇。课程通俗易懂、逻辑性强、示例丰富,课程中尤其强调在设计过程中对“时序”和“逻辑”的把控,以及硬件描述语言与硬件电路相对应的“
课程中首先会给大家讲解在企业中一般数字电路从算法到流片这整个过程中会涉及到哪些流程,都分别使用什么工具,以及其中每个流程都分别做了
@2003-2020 中国电子顶级开发网