作者:Steve Leibson, 赛灵思战略营销与业务规划总监
IBM POWER8服务器上集成了CAPI(Coherent Accelerator Processor Interface)一致性加速接口,方案架构师可以将定制的加速引擎通过该接口连接到POWER8的多核处理器上,从而提升系统性能。这提供了一种简单的编程范式,此外他所提供的性能远远超出了当下基于的I / O连接的加速引擎。Convey Computer在美国硅谷的开源电源峰会上发布了Eagle PCIe协处理器板的CAPI开发工具包。该Eagle PCIe协处理器集成了赛灵思的Virtex-7 980T FPGA,拥有大量的板上内存(16或32 GB,CAPI开发工具包包含16G字节)。主板功耗只有75W。
CAPI依赖加载在协处理器FPGA上的电力服务层(PSL),为硬件加速器提供地址转换和缓存。POWER8芯片上的CAPP(Coherent Accelerator Processor Proxy)直接参与POWER8的一致性协议,这使得存储器在虚拟地址空间上内保持一致。使要在POWER8处理器上运行的程序,获得看起来像在主处理器上运行的线程。这有一个简单的图表,显示了IBM POWER8多核处理器和Convey Eagle加速器之间的连接。
原文链接:
http://forums.xilinx.com/t5/Xcell-Daily-Blog/Low-Power-Coherent-Accelera...
© Copyright 2014 Xilinx Inc
如需转载,请注明出处
本视频基于Xilinx公司的Artix-7FPGA器件以及各种丰富的入门和进阶外设,提供了一些典型的工程实例,帮助读者从FPGA基础知识、逻辑设计概念
本课程为“从零开始大战FPGA”系列课程的基础篇。课程通俗易懂、逻辑性强、示例丰富,课程中尤其强调在设计过程中对“时序”和“逻辑”的把控,以及硬件描述语言与硬件电路相对应的“
课程中首先会给大家讲解在企业中一般数字电路从算法到流片这整个过程中会涉及到哪些流程,都分别使用什么工具,以及其中每个流程都分别做了
@2003-2020 中国电子顶级开发网