你的位置:EETOP 赛灵思(Xilinx) 社区 >> >> 全部 >> 详细内容

Xilinx演示4K UHD实时视频引擎、DisplayPort 1.2和 HDMI 1.4/2.0

发布者:jackzhang 时间:2015-04-07 20:45:22

作者:Steve Leibson, 赛灵思战略营销与业务规划总监

在Amsterdam举行的2015 ISE会议(欧洲集成系统大会)上赛灵思演示了4K UHD实时视频引擎参考设计和带有DisplayPort 1.2和 HDMI 1.4/2.0的关键视频接口的IP。这些演示包括赛灵思智能视觉组合的部分IP,其支持针对广播级的高级视频系统、机器视觉和全浸式显示的市场发展。在 这些应用中,赛灵思全可编程芯片和特定视频系统级IP为客户提供了最短的、最快的工作于生产系统的路径。(这里我拼命地试图避免“最短的上市时间”的短 语。)

赛灵思4K UHD实时视频引擎参考设计是基于OmniTek可扩展视频处理器。它展示了在HD and 4K之间以每秒60帧向上/向下转换、超高品质去隔行和6轴色校正。这里是去年在NAB上Omnitek可扩展视频处理器的2分钟演示:

4K UHD实时视频引擎参考设计还包括一个新的帧精确音序器和支持4K新连接接口:DisplayPort的1.2和12G-SDI。

 

原文链接:
http://forums.xilinx.com/t5/Xcell-Daily-Blog/Xilinx-to-demo-4K-UHD-Real-...

© Copyright 2014 Xilinx Inc
如需转载,请注明出处

最新课程

  • 深入浅出玩儿转FPGA

    本视频基于Xilinx公司的Artix-7FPGA器件以及各种丰富的入门和进阶外设,提供了一些典型的工程实例,帮助读者从FPGA基础知识、逻辑设计概念

  • 从零开始大战FPGA基础篇

    本课程为“从零开始大战FPGA”系列课程的基础篇。课程通俗易懂、逻辑性强、示例丰富,课程中尤其强调在设计过程中对“时序”和“逻辑”的把控,以及硬件描述语言与硬件电路相对应的“

  • Verilog基础及典型数字

    课程中首先会给大家讲解在企业中一般数字电路从算法到流片这整个过程中会涉及到哪些流程,都分别使用什么工具,以及其中每个流程都分别做了