我是分割线
为帮助推进新一轮以太网部署,Xilinx 将 58Gb/s 收发器集成于其 16nm FinFET+ Virtex UltraScale+ FPGA 系列。全新收发器架构具有以下优势:
以 50G+ 线路速率突破数据传输的物理极限
采用新一代均衡技术,最大程度减少通道损耗
支持芯片间、模块、直接附加线缆以及背板通信
PAM4 调制是大势所趋
PAM4(或 4 级脉冲幅度调制)被公认为是目前实现新一代线路速率的可扩展性最高的多级信号协议,而且 Xilinx 正在通过光学互联网论坛 (OIF) 及电气电子工程师协会 (IEEE) 帮助推动 58G PAM4 标准化工作的发展。
为实现新一代以太网铺平了道路
云计算、工业物联网以及软件定义网络应用等都将继续加速和推动对无限带宽需求的发展。最新收发器架构将帮助各大厂商:
在现有基础架构上让带宽翻番
扩展 50G、100G、400G 端口以及太比特接口
评估用于开发其新一代解决方案的技术
新一代标准化线路速率是满足这些不断提高的带宽需求的关键
我是分割线
观看本视频了解赛灵思是如何将 58Gb/s PAM4 收发器集成到 16nm Virtex UltraScale+ FPGA 系列产品中的:
本视频基于Xilinx公司的Artix-7FPGA器件以及各种丰富的入门和进阶外设,提供了一些典型的工程实例,帮助读者从FPGA基础知识、逻辑设计概念
本课程为“从零开始大战FPGA”系列课程的基础篇。课程通俗易懂、逻辑性强、示例丰富,课程中尤其强调在设计过程中对“时序”和“逻辑”的把控,以及硬件描述语言与硬件电路相对应的“
课程中首先会给大家讲解在企业中一般数字电路从算法到流片这整个过程中会涉及到哪些流程,都分别使用什么工具,以及其中每个流程都分别做了
@2003-2020 中国电子顶级开发网