你的位置:EETOP 赛灵思(Xilinx) 社区 >> >> 全部 >> 详细内容

基于FPGA的八位RISC CPU的设计

发布者:jackzhang 时间:2011-01-25 22:22:12

摘要 : 从 C P U的总 体结 构到 局部 功 能的 实现采 用 了 白顶向 下的设 计 方法 和模 块化 的设 计思 想 . 利 用 Xi l i n x公 司的系列 F P GA, 设 计 实现 了八住 C PU软 核 。在 F P GA 内部 不仅 实现 了 C PU必需的 算术逻 辑 器、 寄存 器堆 、 指 令缓 冲 、 跳 转计 数 、 
指 令集 , 而且针 对 F P GA 内部 的结 构特 点对设 计进行 了地 址和数 据 的优化 。 
3_201101252222471P7ed.pdf(171 KB)

最新课程

  • 深入浅出玩儿转FPGA

    本视频基于Xilinx公司的Artix-7FPGA器件以及各种丰富的入门和进阶外设,提供了一些典型的工程实例,帮助读者从FPGA基础知识、逻辑设计概念

  • 从零开始大战FPGA基础篇

    本课程为“从零开始大战FPGA”系列课程的基础篇。课程通俗易懂、逻辑性强、示例丰富,课程中尤其强调在设计过程中对“时序”和“逻辑”的把控,以及硬件描述语言与硬件电路相对应的“

  • Verilog基础及典型数字

    课程中首先会给大家讲解在企业中一般数字电路从算法到流片这整个过程中会涉及到哪些流程,都分别使用什么工具,以及其中每个流程都分别做了