为了确保导航计算机能够对数据进行实时地运算处理,设计中采用DSP+CPLD协同合作的技术,这样分工明确,DSP处理器可以专注于数据的实时解算,而CPLD则专注于控制信号的整合。对于有丰富接口要求的硬件系统来说,该设计可以使得整个导航计算机有条不紊的协调工作。DSP处理器只需简单发出读写语句,其内部模块EMIF接口即自动产生读写时序逻辑,经过CPLD整合之后控制串行接口芯片,达到数据输入输出的目的。系统控制并不是DSP的优势,故加以CPLD配合大大地提高了整个计算机系统的效率,性能方面将有充分的发挥。
基于DSP和CPLD的微型导航计算机系统研究.pdf(335 KB)
本视频基于Xilinx公司的Artix-7FPGA器件以及各种丰富的入门和进阶外设,提供了一些典型的工程实例,帮助读者从FPGA基础知识、逻辑设计概念
本课程为“从零开始大战FPGA”系列课程的基础篇。课程通俗易懂、逻辑性强、示例丰富,课程中尤其强调在设计过程中对“时序”和“逻辑”的把控,以及硬件描述语言与硬件电路相对应的“
课程中首先会给大家讲解在企业中一般数字电路从算法到流片这整个过程中会涉及到哪些流程,都分别使用什么工具,以及其中每个流程都分别做了
@2003-2020 中国电子顶级开发网