你的位置:EETOP 赛灵思(Xilinx) 社区 >> >> 全部 >> 详细内容

SoC 原型验证技术的研究

发布者:jackzhang 时间:2011-03-28 11:32:28

快 速系统原型技术已成为 SoC(片上系统)验证的主要手段之一,但大多数的原型描述仍使用 Verilog/VHDL 语言,描述效率低。以软件编译式系统设计 (SCSD)为基础,提出了SoC的原型验证流程,用Handel-C语言描述SoC原型,并直接实现在原型验证硬件上;用SCSD的软件工具、 RC1000 和 RC200 硬件平台搭建了一个 SoC 原型验证系统的样机,并在样机上完成了 Lena 图像处理 SoC 的原型验证;在反复试验的基础上,改进了 SoC 原型验证流程,并设计出了新的原型电路板。

SoC 原型验证技术的研究.pdf(200 KB)

 

最新课程

  • 深入浅出玩儿转FPGA

    本视频基于Xilinx公司的Artix-7FPGA器件以及各种丰富的入门和进阶外设,提供了一些典型的工程实例,帮助读者从FPGA基础知识、逻辑设计概念

  • 从零开始大战FPGA基础篇

    本课程为“从零开始大战FPGA”系列课程的基础篇。课程通俗易懂、逻辑性强、示例丰富,课程中尤其强调在设计过程中对“时序”和“逻辑”的把控,以及硬件描述语言与硬件电路相对应的“

  • Verilog基础及典型数字

    课程中首先会给大家讲解在企业中一般数字电路从算法到流片这整个过程中会涉及到哪些流程,都分别使用什么工具,以及其中每个流程都分别做了