今天,FPGA正以前所未有的趋势逐渐成为开发高级片上系统产品的首选平台。工程师正在采用具备高速串行收发器、高性能时钟和信号处理功能的大容量
FPGA集成众多功能,以实现前所未有的高集成度。随着这种集成工作的进行,需要使用现有IP核实现存储器接口、编/解码、处理等常见功能。问题是第三方
供应商提供的IP核没有通用接口提供专用资源来连接和捆绑IP核,然后验证其是否可以在设计者的系统中工作。
现在有了更好的办法。赛灵思通过参与AXI4™这种通用互联接口的定义,使客户能够轻松地在FPGA中连接和整合IP核。更令人兴奋的是 - 这种接口现已上市。
此次在线座谈将介绍这款新型IP互联接口的工作原理,以及其如何实现即插即用的FPGA设计提升生产力。您将会了解到这款新型互联接口如何满足各种系统要
求,例如更高的带宽、低延迟和资源利用。您还会了解到如何优化赛灵思FPGA设计流程以便使用AXI4-
包括面向逻辑、连接功能、嵌入式和DSP的设计流程。最后,您还将会了解到如何利用通用互联接口标准化在更强大的IP生态系统内提高IP可用性。
本视频基于Xilinx公司的Artix-7FPGA器件以及各种丰富的入门和进阶外设,提供了一些典型的工程实例,帮助读者从FPGA基础知识、逻辑设计概念
本课程为“从零开始大战FPGA”系列课程的基础篇。课程通俗易懂、逻辑性强、示例丰富,课程中尤其强调在设计过程中对“时序”和“逻辑”的把控,以及硬件描述语言与硬件电路相对应的“
课程中首先会给大家讲解在企业中一般数字电路从算法到流片这整个过程中会涉及到哪些流程,都分别使用什么工具,以及其中每个流程都分别做了
@2003-2020 中国电子顶级开发网