- 用PlanAhead 设计和分析工具支持赛灵思基于RTL的FPGA 设计
- 今天距离会议开始还有27天
- 时间:2011年10月13日 10:00 - 12:00
- 本网络研讨会将深入探讨 PlanAhead 在赛灵思 FPGA 设计中的使用。我们将指导您如何一步步创建设计,包括使用 RTL 进行设计输入,充分利用赛灵思 IP 知识库,...
会议介绍
举行公司: | 美国赛灵思公司 (Xilinx Inc.) |
研讨会简介: | 目前,赛灵思 FPGA使用 ISE 设计工具套件进行设计,该套件支持设计输入、综合、验证和实现功能,可生成可用的 bit 文件。传统上,用户通过项目浏览器 (Project Navigator) 图形界面 (GUI) 工具来创建和管理项目,并执行编译流程,以生成 bit 文件。PlanAhead可用作ISE的替代工具,功能类似,不过可提供一系列优势,诸如简单易用且功能强大的引脚规划、布局规划、设计分析和调试功能等。 本网络研讨会将深入探讨 PlanAhead 在赛灵思 FPGA 设计中的使用。我们将指导您如何一步步创建设计,包括使用 RTL 进行设计输入,充分利用赛灵思 IP 知识库,用 ISE 仿真器进行功能验证,用 XST 进行综合,分配 IO,插入 ChipScope 调试逻辑,尝试各种不同的工具选项和策略实现设计,对时序收敛进行布局规划,生成比特流文件,并启动 iMPACT 和 ChipScope 分析器进行器件编程和调试。 |
与会者能学习到以下知识:
1. 如何用 PlanAhead 工具开发 RTL 项目的赛灵思 FPGA。
2. RTL设计输入、文本编辑、调试和交叉探测。
3. RTL 中的 IP定制、生成和例化。
4. 用 ISESim 进行仿真。
5.启动 RTL 综合,了解策略。
6.简单的 IO 引脚分配和布局规划物理约束创建。
7.用ChipScope分析器调试分配网。
8.启动实现并分析结果。
9.启动 XPower 分析器和FPGA 编辑器,使用交叉探测。
10.生成 bit 文件。
11.启动iMPACT和ChipScope 分析器。
适合人群:
用赛灵思 ISE 设计套件工具开始 FPGA 新设计的 FPGA 设计人员。
对采用高级工具提高工作流程效率感兴趣的 FPGA 设计人员。
以前使用 PlanAhead 实现引脚规划、布局规划或设计分析功能的 FPGA 设计人员。
以前使用项目浏览器 (Project Navigator) 设计项目,并通过项目浏览器 (Project Navigator) 集成模式使用 PlanAhead 的 FPGA 设计人员。
演讲嘉宾
姓名: 孙雅敏 (Grace Sun)
职务: 赛灵思产品应用工程师
简介: 2008年加入赛灵思公司,担任产品应用工程师,主要负责ISE/PlanAhead等软件应用方面的技术问题。毕业于中科院上海技术物理研究所,拥有电子与通信工程硕士学位。
答疑嘉宾
姓名: 韩虹(Hong Han)
职务: 赛灵思产品应用工程师
简介: 莱迪斯半导体5年应用软件工程师,赛灵思1年产品应用工程师。目前负责软件方面的技术支持。
奖项设置
填写调查问卷并在研讨会中提问被专家回复的有机会获得威戈双肩包 数量:1个
填写调查问卷者有机会获得无线鼠标一个 数量:10个
关于赛灵思
赛灵思公司(NASDAQ: XLNX)是全球可编程平台的领导厂商,占有FGPA市场超过一半以上的份额。 赛灵思公司同时也是FPGA技术的发明者和Fabless(无生产线)半导体模式的先锋。赛灵思屡获殊荣的各种产品,包括硅片、软件、IP、开发板、入门套件,可使设计者为多种终 端市场提供应用并大大缩短上市时间,包括工业和有线/无线通信、汽车、消费类等。与仅有数百名客户的传统半导体企业的不同之处是,赛灵思公司在全球拥有20,000多家客户和每年5万多个新设计。公司网站:www.xilinx.com/cn
本视频基于Xilinx公司的Artix-7FPGA器件以及各种丰富的入门和进阶外设,提供了一些典型的工程实例,帮助读者从FPGA基础知识、逻辑设计概念
本课程为“从零开始大战FPGA”系列课程的基础篇。课程通俗易懂、逻辑性强、示例丰富,课程中尤其强调在设计过程中对“时序”和“逻辑”的把控,以及硬件描述语言与硬件电路相对应的“
课程中首先会给大家讲解在企业中一般数字电路从算法到流片这整个过程中会涉及到哪些流程,都分别使用什么工具,以及其中每个流程都分别做了
@2003-2020 中国电子顶级开发网