你的位置:EETOP 赛灵思(Xilinx) 社区 >> >> 全部 >> 详细内容

GSM教你如何生成ORCAD库

发布者:jackzhang 时间:2011-10-21 23:38:40



下载ADEPT  https://sites.google.com/site/adepthome/ADEPT可以导出CSV文件
然后直接复制并粘贴到Orcad Capture的元器件电子自动制表软件中,生成元器件的库。
Orcad 10.5以及以后的版本才有新器件的自动制表生成功能。使用旧版本的Orcad,
可以选择Tools->Generate Part的功能同时简单修改从ADEPT导出来的CSV文件可以继续使用该功能

1.运行 ADEPT
2.选择目标器件
3.运行File->Export CSV for Orcad Symbol导出所有有管脚(user I/Os, configuration pins, power pins, etc)信息到CSV文件中。这个CSV文件和Orcad的电子制表软件的格式相同。
4.打开CSV的文件,拖到最后一行,记下最后这部分的号码(在最后一列)。
5.这个号码将是你生成的器件的号码。
6.运行Orcad Capture,选择New Part From Spreadsheet。在New Part Creation Spreadsheet的窗口的Part Name填上你的器件名称。它是在"No. of Sections" 格子的上面。为"Part Numbering".选择"Numeric"  。为了让每一个管脚都能正常显示,这个步骤必须首先完成。
7.回到CSV表格中,选择第七行到最后一样,选择A列到G列。复制他们到粘贴板。
8.回到 Orcad Capture "New Part Creation Spreadsheet" 窗口,选择再点在表格里面选择第一个空格,粘贴。
9.点击保存,保存该器件的信息。
10.那么你将生成一个库。他被分成多个部分,一个部分是:bank和MGT banks, 一个电压部分,一个地部分。

最新课程

  • 深入浅出玩儿转FPGA

    本视频基于Xilinx公司的Artix-7FPGA器件以及各种丰富的入门和进阶外设,提供了一些典型的工程实例,帮助读者从FPGA基础知识、逻辑设计概念

  • 从零开始大战FPGA基础篇

    本课程为“从零开始大战FPGA”系列课程的基础篇。课程通俗易懂、逻辑性强、示例丰富,课程中尤其强调在设计过程中对“时序”和“逻辑”的把控,以及硬件描述语言与硬件电路相对应的“

  • Verilog基础及典型数字

    课程中首先会给大家讲解在企业中一般数字电路从算法到流片这整个过程中会涉及到哪些流程,都分别使用什么工具,以及其中每个流程都分别做了