你的位置:EETOP 赛灵思(Xilinx) 社区 >> >> 全部 >> 详细内容

赛灵思Kintex-7 FPGA DDR3接口性能演示

发布者:jackzhang 时间:2012-02-09 18:57:18

本演示展现了 Kintex-7 FPGA 连接 DDR3 存储器的接口功能。从演示中可以看出将高性能1600 Mbps DDR3 设计移植到硬件平台上是多么简单。有关示例目前已经发布。这些功能使用户能够快速启动 FPGA 设计中的 DDR3 部分,以加快整体产品上市进程。这里给出的参考设计是标准的 IP 核,可通过存储器接口生成器  (MIG) IP 核免费提供。该参考设计已导入 Kintex-7 KC705 平台。本演示还采用了 ChipScope™ 分析器软件来展示接口和 DDR3 控制器的功能。该软件可以测试并验证 DDR3 接口以 1600 Mbps 的速度在Kintex-7 FPGA 开发套件 KC705 板上的 FPGA DDR3 64 SODIMM 之间运行时的接口功能。


视频:

最新课程

  • 深入浅出玩儿转FPGA

    本视频基于Xilinx公司的Artix-7FPGA器件以及各种丰富的入门和进阶外设,提供了一些典型的工程实例,帮助读者从FPGA基础知识、逻辑设计概念

  • 从零开始大战FPGA基础篇

    本课程为“从零开始大战FPGA”系列课程的基础篇。课程通俗易懂、逻辑性强、示例丰富,课程中尤其强调在设计过程中对“时序”和“逻辑”的把控,以及硬件描述语言与硬件电路相对应的“

  • Verilog基础及典型数字

    课程中首先会给大家讲解在企业中一般数字电路从算法到流片这整个过程中会涉及到哪些流程,都分别使用什么工具,以及其中每个流程都分别做了