你的位置:EETOP 赛灵思(Xilinx) 社区 >> >> 全部 >> 详细内容

XAPP524:串行LVDS高速ADC接口

发布者:jackzhang 时间:2013-06-05 20:36:08

 http://www.xilinx.com/support/documentation/application_notes/xapp524-serial-lvds-adc-interface.pdf

Marc Defossezb编辑的本应用指南介绍了如何利用7系列FPGA中的专用SelectIO™串并转换器(ISERDESE2原语)连接可输出串行低压差分信号(LVDS)的模数转换器(ADC)。相关参考设计介绍了一种基本LVDS接口,可将Kintex™-7 FPGA连接到具有高速串行LVDS输出的ADC。目前采用的高速ADC其精度主要为12位、14位或16位,而且单个封装内可包含多个转换器。封装中的每个转换器既可独立运行,也可交错运行,从而将转换(采样)速度提升两倍或四

 

不管是独立模式还是交错模式,设计人员都可以使用一个或者两个物理串行输出连接接口设备。一组差分输出集合称为数据通道。使用一个数据通道时,转换器工作在单线模式下;使用两个数据通道时,则工作在双线模式。对于每一种可能的数据输出组合,一般都提供一个高速数位时钟和一个采样率帧时钟。单线模式在单数据速率和双数据速率配置下使用,而双线模式则仅在DDR模式下使用。

 

FPGASelectIO串并转换器被配置为ISERDESE2原语。该应用指南使用两个SDR模式下的ISERDESE2采集DDR信号。一个ISERDESE2用数位时钟的上升沿触发,另一个用数位时钟的下降沿触发。这种方法最大可以采集16位信号,因为每一个ISERDESE2都可以采集8位。

最新课程

  • 深入浅出玩儿转FPGA

    本视频基于Xilinx公司的Artix-7FPGA器件以及各种丰富的入门和进阶外设,提供了一些典型的工程实例,帮助读者从FPGA基础知识、逻辑设计概念

  • 从零开始大战FPGA基础篇

    本课程为“从零开始大战FPGA”系列课程的基础篇。课程通俗易懂、逻辑性强、示例丰富,课程中尤其强调在设计过程中对“时序”和“逻辑”的把控,以及硬件描述语言与硬件电路相对应的“

  • Verilog基础及典型数字

    课程中首先会给大家讲解在企业中一般数字电路从算法到流片这整个过程中会涉及到哪些流程,都分别使用什么工具,以及其中每个流程都分别做了