作者:Steve Leibson, 赛灵思战略营销与业务规划总监
我明天要去参加旧金山Moscone中心举行的国际光纤通信会议(OFC),我的第一站将是展览大厅MoSys公司的展位,在那里我非常期待看到这些展示:
照片上部风扇下是一个MoSys的Bandwidth engine2的照片。它使用多个15.625Gbps串行端口与一个赛灵思的Kintex UltraScale All Programmable器件进行通信(在照片下部第二个风扇下面)。早在二月(就是上个月),MoSys公司展示了连接到Xilinx公司Virtex-7 XC7VX330T -3器件上的同样器件,它在16 GTH收发器端口上实现了14.06Gbps的速率,比他们的13.1Gbps级设备超过近1Gbps。一个月后,演示已经从28nm的Virtex- 7 FPGA换成了20nm的Kintex UltraScale器件,每个端口的SerDes通信速率从1.565Gbps飙升到15.625Gbps (速度提升了10倍),由于赛灵思Kintex UltraScale FPGA采用了台积公司20nm工艺技术,所以不用超频器件速度便已大幅提升了,上面的照片是在MoSys公司的实验室拍的,预计这个星期在OFC MoSys公司展台上将展示Bandwidth engine 2运行情况。
为什么每个SerDes端口速率要远高于1.565Gbps?因为MoSys 的Bandwidth engine自身和赛灵思20nm FPGA之间使用了极高数据速率通信,以提供一个片外存储器,这样可以在FPGA内实现高达200Gbps的路径。这样的高性能存储器的性能堪比片上存储器。这对于许多数百Gbps网络系统实现全线速处理是必不可少的。对于这些网络应用来说,MoSys的Bandwidth Engine 2和赛灵思FPGA之间的存储阵列连接速度是越快越好,每增加1Gbps的速度有助于降低系统延迟,提高系统带宽。
如需了解更多MoSys Bandwidth Engine 2的技术细节,请点击这里《MoSys Bandwidth Engine 2 青睐16个SesDes收发器的Virtex-7 FPGA》本视频基于Xilinx公司的Artix-7FPGA器件以及各种丰富的入门和进阶外设,提供了一些典型的工程实例,帮助读者从FPGA基础知识、逻辑设计概念
本课程为“从零开始大战FPGA”系列课程的基础篇。课程通俗易懂、逻辑性强、示例丰富,课程中尤其强调在设计过程中对“时序”和“逻辑”的把控,以及硬件描述语言与硬件电路相对应的“
课程中首先会给大家讲解在企业中一般数字电路从算法到流片这整个过程中会涉及到哪些流程,都分别使用什么工具,以及其中每个流程都分别做了
@2003-2020 中国电子顶级开发网