你的位置:EETOP 赛灵思(Xilinx) 社区 >> >> 全部 >> 详细内容

Vivado设计套件的UltraFast设计方法指南

发布者:jackzhang 时间:2014-07-27 08:00:27

赛灵思可编程器件含有数百万个逻辑单元 (LC),集成越来越多的当前复杂电子系统,其中包括:
• 嵌入式子系统
• 模拟和数字处理
• 高速连接功能
• 网络处理

为了在很短的设计时间内创建出如此复杂的系统,设计人员需要综合RTL级的众多大型逻辑模块,还要重复使用赛灵思或第三方提供的IP模块。考虑到设 计流程的复杂性,我们应采取统称为“UltraFast设计方法”的一套最佳实践,这是一套可最大限度提高系统集成和设计实现生产力的最佳实践方法。

本《指南》介绍了高效快速完成设计实现应遵循的设计方法流程,从而充分发挥赛灵思器件和工具的最佳效用。

在大多数情况下,本《指南》会介绍有关建议背后的推理过程。理解有关推理,更利于您了解建议方法能实现什么样的潜在效果,也有助于采取适当的预防措施。



最新课程

  • 深入浅出玩儿转FPGA

    本视频基于Xilinx公司的Artix-7FPGA器件以及各种丰富的入门和进阶外设,提供了一些典型的工程实例,帮助读者从FPGA基础知识、逻辑设计概念

  • 从零开始大战FPGA基础篇

    本课程为“从零开始大战FPGA”系列课程的基础篇。课程通俗易懂、逻辑性强、示例丰富,课程中尤其强调在设计过程中对“时序”和“逻辑”的把控,以及硬件描述语言与硬件电路相对应的“

  • Verilog基础及典型数字

    课程中首先会给大家讲解在企业中一般数字电路从算法到流片这整个过程中会涉及到哪些流程,都分别使用什么工具,以及其中每个流程都分别做了