你的位置:EETOP 赛灵思(Xilinx) 社区 >> >> 全部 >> 详细内容

Xilinx发布Vivado 2014.3、SDK及最新UltraFast提升Zynq SoC 生产力

发布者:jackzhang 时间:2014-10-09 22:40:12

除最新Vivado 2014.3版本、SDK(软件开发套件)和最新UltraFast 嵌入式设计方法指南,还增强了Vivado高层次综合及Vivado IPI功能

 

2014年10月9日,中国北京 - All Programmable 技术和器件的全球领先企业赛灵思公司(Xilinx, Inc. (NASDAQ:XLNX)今天宣布推出可编程行业唯一SoC增强型设计套件Vivado®设计套件2014.3版本SDK和最新UltraFast™嵌入式设计方法指南,为Zynq®-7000 All Programmable SoC的生产力带来重大突破。伴随此款最新版Vivado 设计套件推出的还包括其內含的Vivado高层次综合(HLS)IP集成器的增强功能,以及最新性能监控与可视化功能。实践证明,这些加强功能与最新UltraFast 嵌入式设计方法指南相结合,可将生产力提升10倍以上。 

 

加速实现和验证:Vivado HLS增强了从C语言综合的质量结果(QoRQuality-of-Results)AMBA AXI-4接口的自动推理功能,从而加速了集成的时间并提升了集成质量。利用Vivado HLS,可以直接根据C算法规格描述创建和验证IP,不仅可以快速实现可与手动编码RTL媲美的设计,而且验证速度比 RTL仿真快好几个数量级。Vivado HLS现已得到逾千名设计人员的广泛采用,其还可支持不断发展壮大的硬件实现式软件库生态系统。增强型Vivado设计套件2014.3可支持超过40OpenCV函数,现由赛灵思创投公司和联盟合作伙伴Auviz Systems公司提供。 

 

加速集成: Vivado IPI的增强功能包括:新增数据流和存储器映射AXI互联之间的自动连接功能,可促进并简化IPZynq SoC系统中的集成。而Vivado IPI的另一项新增功能是一项针对赛灵思高级联盟合作伙伴IP的按键式IP评估要求。赛灵思Vivado设计套件2014.3新增了Xylon™ logicBRICKS™ 评估IP核,而在未来版本中将扩大和加入其他联盟计划成员的IP。全新的logicBRICKS IP 可快速评估有效的图像和视频处理IP,并可进一步丰富Vivado IP 目录。 

 

 

 

 

 

加速系统设计和软件开发:赛灵思还扩展了其软件开发套件(SDK)功能,新增系统仪表与性能可视化功能,以便快速发现系统性能瓶颈,并运行假设情景流程。赛灵思SDK 2014.3版提供可在 FPGA架构上运行的可配置AXI流量生成器,让设计人员在开发周期的早期阶段就可以提早进行嵌入式软件开发。

 

UltraFast嵌入式设计方法指南:为了进一步补充和完善Vivado UltraFast™设计方法,赛灵思还推出了最新UltraFast嵌入式设计方法指南(UG1046)。该最新指南为包括系统架构师、软件工程师和硬件工程师等在内的设计团队提供了利用Zynq All Programmable SoC进行嵌入式系统设计的最佳实践,从而借助Zynq All Programmable SoC实现可预见的成功并提升其嵌入式系统的生产力。 

 

供货情况

Vivado设计套件2014.3可为赛灵思7系列、Zynq All Programmable SoCUltraScale™ 器件提供支持,现已开始供货。欢迎立即从china.xilinx.com/download下载Vivado 和赛灵思SDK。如需了解更多信息,敬请观看有关Vivado 2014.3最新消息的快速入门视频,并注册参加在线培训课程充分利用UltraFast设计方法 Vivado设计套件目标参考设计,快速提升您的生产力。

最新课程

  • 深入浅出玩儿转FPGA

    本视频基于Xilinx公司的Artix-7FPGA器件以及各种丰富的入门和进阶外设,提供了一些典型的工程实例,帮助读者从FPGA基础知识、逻辑设计概念

  • 从零开始大战FPGA基础篇

    本课程为“从零开始大战FPGA”系列课程的基础篇。课程通俗易懂、逻辑性强、示例丰富,课程中尤其强调在设计过程中对“时序”和“逻辑”的把控,以及硬件描述语言与硬件电路相对应的“

  • Verilog基础及典型数字

    课程中首先会给大家讲解在企业中一般数字电路从算法到流片这整个过程中会涉及到哪些流程,都分别使用什么工具,以及其中每个流程都分别做了