你的位置:EETOP 赛灵思(Xilinx) 社区 >> >> 全部 >> 详细内容

在 Santa Clara一天keysight的课程中了解调试和验证DDR3/DDR4 SDRAM设计

发布者:jackzhang 时间:2014-11-04 15:41:51

作者:Steve Leibson, 赛灵思战略营销与业务规划总监

接下来看看DDR4-2400或高速DDR3 SDRAM有关设计?要帮忙吗?10月21日,在加利福尼亚州Santa Clara,Keysight(原先是安捷伦的T&M部门)给了一个题为“深入了解DDR3/4和LPDDR3/4信号流”的1天免费设计研讨会。这是一个实时教学课,教你如何在一天时间里做得更好。它由Keysight的内存测试产品经理Jennie Grosslight讲解。今年早些时候我在DesignCon会见了她。(请参阅“避免DDR4 SDRAM设计的三个陷阱——来自2014年DesignCon直播。”)如果我要做一个DDR4系列的设计,我会需要Jennie的帮助。参加这堂课,你就会明白为什么。

同时,这里有一段视频,来自今年早些时候 DDR4-2400 SDRAM 运行在赛灵思的Kintex上UltraScale KCU105评估套件与安捷伦(现在Keysight的)Infinium90000X系列“安捷伦的DDR4范围探测工具上的展示。这是你在本月晚些时 候在Keysight研讨会可以看到的4分钟剪辑。


 

原文链接:
http://forums.xilinx.com/t5/Xcell-Daily-Blog/Learn-to-debug-and-validate...

© Copyright 2014 Xilinx Inc.
如需转载,请注明出处

最新课程

  • 深入浅出玩儿转FPGA

    本视频基于Xilinx公司的Artix-7FPGA器件以及各种丰富的入门和进阶外设,提供了一些典型的工程实例,帮助读者从FPGA基础知识、逻辑设计概念

  • 从零开始大战FPGA基础篇

    本课程为“从零开始大战FPGA”系列课程的基础篇。课程通俗易懂、逻辑性强、示例丰富,课程中尤其强调在设计过程中对“时序”和“逻辑”的把控,以及硬件描述语言与硬件电路相对应的“

  • Verilog基础及典型数字

    课程中首先会给大家讲解在企业中一般数字电路从算法到流片这整个过程中会涉及到哪些流程,都分别使用什么工具,以及其中每个流程都分别做了