你的位置:EETOP 赛灵思(Xilinx) 社区 >> >> 全部 >> 详细内容

Xilinx推出业界首款FPGA低时延25G以太网IP 解决数据中心应用吞吐量难题

发布者:jackzhang 时间:2014-11-17 16:55:51

25G以太网MACPCS LogiCORE IP2014年国际超算大会上亮相并演示

20141117日,中国北京 All Programmable 技术和器件的全球领先企业赛灵思公司(Xilinx, Inc. (NASDAQ:XLNX)今天宣布推出业界首款FPGA低时延25G以太网IP,用以解决数据中心应用面临的吞吐量难题。这款低时延25G以太网MACPCS LogiCORE™ IP解决方案不仅通过提供从10G25G链路的迁移路径帮助降低数据中心的资本支出,还能将架顶式(TOR)开关和服务器之间的前面板带宽增加一倍以上(10G25G),从而大幅提升性能。此外,这种独特的业界解决方案还支持新的25G以太网联盟规范,与业界持续发展的新一代处理器保持同步发展,从而使得未来数据中心服务器性能可以实现翻番。

赛灵思将于1117日至20日在美国路易斯安娜州新奥尔良市Ernest N. Morial会议中心举行的2014年国际超算大会上展示25G以太网MACPCS LogiCORE IP解决方案,届时欢迎莅临我们的3903号和4006号展台。现场演示采用两款Virtex® UltraScale™ VCU107开发板,其使用5米长的直连铜线和两个QSFP+模块通过四通道25G以太网进行通信。

供货情况

25G以太网MACPCS LogiCORE IP解决方案现已向早期试用客户供货。如欲了解更多详情,敬请联系您本地的销售代表或访问以下网址:china.xilinx.com/esp/datacenter/data_center_ip.htm

最新课程

  • 深入浅出玩儿转FPGA

    本视频基于Xilinx公司的Artix-7FPGA器件以及各种丰富的入门和进阶外设,提供了一些典型的工程实例,帮助读者从FPGA基础知识、逻辑设计概念

  • 从零开始大战FPGA基础篇

    本课程为“从零开始大战FPGA”系列课程的基础篇。课程通俗易懂、逻辑性强、示例丰富,课程中尤其强调在设计过程中对“时序”和“逻辑”的把控,以及硬件描述语言与硬件电路相对应的“

  • Verilog基础及典型数字

    课程中首先会给大家讲解在企业中一般数字电路从算法到流片这整个过程中会涉及到哪些流程,都分别使用什么工具,以及其中每个流程都分别做了