你的位置:EETOP 赛灵思(Xilinx) 社区 >> >> 全部 >> 详细内容

Xilinx宣布业界最大容量半导体器件开始发货

发布者:jackzhang 时间:2015-01-19 16:09:45

率先发货的Virtex UltraScale VU440 FPGA,拥有提供超过5000万个ASIC等效门及高出竞争产品4倍的容量,是新一代 ASIC和复杂 SOC原型设计及仿真应用的理想选择

 

2015119日,中国北京All Programmable技术和器件的全球领先企业赛灵思公司(Xilinx, Inc. (NASDAQ:XLNX))今天宣布其业界首款拥有400万逻辑单元的半导体器件开始出货。该器件可提供超过5000万个ASIC等效门,容量比竞争产品高出4倍。首批发货的Virtex® UltraScale VU440 FPGA是新一代 ASIC和复杂SOC 原型设计及仿真应用的理想选择

Virtex UltraScale VU440 FPGA凭借其5000万个ASIC等效门的容量以及业界最高I/O数量,并通过利用UltraScale架构的类似ASIC时钟功能、新一代布线以及逻辑块增强功能,提供了业界最佳的器件利用率 ,从而使其成为ASIC原型设计和大规模仿真应用的理想选择。

 

新思科技公司(SynopsysIP和原型设计市场营销副总裁John Koeter表示:新思率先收到Virtex UltraScale VU440 器件样片,因而使我们能够加速基于HAPS FPGA的原型设计开发进程,确保以最快的进程为我们的客户提供完整的解决方案。结合了HAPS独特功能的全新UltraScale器件,使我们能够部署新一代的原型设计系统,从而满足客户对更大容量、更高性能、更容易集成的需求。

 

借助Virtex UltraScale VU440 FPGA 器件,赛灵思通过其第二代堆叠硅片互联技术(Stacked Silicon Interconnect, SSI) 持续突破摩尔定律的限制。28nm工艺节点拥有量产资质的SSI技术建立在台积公司(TSMCCoWoS 3D IC 制造技术之上,可实现更大型的芯片,同时通过在单个器件中集成多个芯片实现了更大的功耗和性能优势。通过将芯片间带宽提升5倍,加上一个跨slice边界的统一时钟架构,UltraScale 3D IC器件为设计人员提供了一个虚拟的快速实现和完成设计收敛的大型单芯片设计体验。

 

XILINX INTERNAL


ARM 工程系统副总裁John Goodenough表示:“VU440是一款用于流片前对各类ARM® SoC进行原型设计的强大工具。赛灵思这一新型FPGA所提供的大容量和高性能,甚至可以支持最先进ARMv8-A架构的多核原型设计,从而加速软硬件的开发进度,进而缩短新一代SoC的上市时间

 

 

关于Virtex UltraScale VU440 FPGA

Virtex UltraScale VU440器件在单芯片上实现了前所未有的高性能、系统集成度和带宽,树立了全新的行业标杆。作为该系列中的最大型器件,Virtex UltraScale具有440万个逻辑单元、1,456个用户I/O4816.3Gb/s背板收发器以及89 Mb BRAM,其容量已达到赛灵思业界最大容量Virtex-7 2000T器件的两倍以上,再次打破行业记录。

 

 

技术演示

如需观看在单个Virtex UltraScale VU440上史无前例地同时运行10 ARM Cortex-A9 CPU的精彩技術演示,敬请访问: china.xilinx.com/virtex-ultrascale.html

 

供货情况与工具支持

Virtex UltraScale VU440 FPGA现已开始发货,并提供赛灵思业界领先的Vivado设计工具套件支持。如需订购,敬请联系您所在地区的赛灵思销售代表。

最新课程

  • 深入浅出玩儿转FPGA

    本视频基于Xilinx公司的Artix-7FPGA器件以及各种丰富的入门和进阶外设,提供了一些典型的工程实例,帮助读者从FPGA基础知识、逻辑设计概念

  • 从零开始大战FPGA基础篇

    本课程为“从零开始大战FPGA”系列课程的基础篇。课程通俗易懂、逻辑性强、示例丰富,课程中尤其强调在设计过程中对“时序”和“逻辑”的把控,以及硬件描述语言与硬件电路相对应的“

  • Verilog基础及典型数字

    课程中首先会给大家讲解在企业中一般数字电路从算法到流片这整个过程中会涉及到哪些流程,都分别使用什么工具,以及其中每个流程都分别做了