你的位置:EETOP 赛灵思(Xilinx) 社区 >> >> 全部 >> 详细内容

针对 Virtex-6®和 Spartan®-6 FPGA 设计的低功耗解决方案

发布者:jackzhang 时间:2010-09-09 12:19:34

针对 Virtex-6®和 Spartan®-6 FPGA 设计的低功耗解决方案
在线座谈时间:2010年09月20日 10:00-12:00

立即注册

作为ASIC和ASSP的替代方案,FPGA让数字电子系统制造商能够加快新产品的面市步伐,提高产品差异化程度,同时还能降低成本和风险。由于元件选择和功耗管理技术对于成功实现系统设计具有越来越重要的作用,因此工程师越来越注重功耗问题。众多企业被迫降低资源需求,通过小投入来降低功耗。

赛灵思公司(Xilinx,Inc.)采用整体分析方法来保证系统设计者能够利用Virtex®-6和Spartan®-6 FPGA实现功耗优化的设计。IDS 12中引入了新型、基于软件的功耗优化策略。此次在线座谈中,我们将介绍影响FPGA功耗的因素和赛灵思为控制功耗所采取的工艺和器件架构策略。我们还会介绍能够让工程师轻松创建基于FPGA的设计的工具和软件选项,使其能够在严格的功耗预算内实现要求严苛的性能目标。

“注册参加此次座谈”,您将学习到:

  • 鉴别影响FPGA设计功耗的因素
  • 利用Spartan-6与Virtex-6 FPGA的特性、工具和器件选项降低总功耗
  • 利用Xilinx功耗分析器确定功耗问题
  • 利用ISE Design Suite 12内的新型功耗优化策略大幅削减动态功耗
 

目标观众:
- 硬件系统设计者
- 系统设计师
- 项目经理
- PCB设计者
- 任何对削减FPGA设计功耗感兴趣的人

最新课程

  • 深入浅出玩儿转FPGA

    本视频基于Xilinx公司的Artix-7FPGA器件以及各种丰富的入门和进阶外设,提供了一些典型的工程实例,帮助读者从FPGA基础知识、逻辑设计概念

  • 从零开始大战FPGA基础篇

    本课程为“从零开始大战FPGA”系列课程的基础篇。课程通俗易懂、逻辑性强、示例丰富,课程中尤其强调在设计过程中对“时序”和“逻辑”的把控,以及硬件描述语言与硬件电路相对应的“

  • Verilog基础及典型数字

    课程中首先会给大家讲解在企业中一般数字电路从算法到流片这整个过程中会涉及到哪些流程,都分别使用什么工具,以及其中每个流程都分别做了