你的位置:EETOP 赛灵思(Xilinx) 社区 >> >> 全部 >> 详细内容

【赛灵思中国通讯】55期:60G毫米波 回程链路 随时准备提升 蜂窝网络容量

发布者:jackzhang 时间:2015-04-13 14:36:51

基于赛灵思 Zynq SoC的完整 60GHz 双向数据通信方案可提供小蜂窝回程市场所需的性能和灵活性。

全球蜂窝网络上对数据不断增长的需求迫使运营商想方设法在2030年前将容量提升5,000 [1]。要实现这一目标,需要将信道性能提升5倍,频谱分配提高20倍,蜂窝基站数量增加50倍。

 

许多此类新型蜂窝网络都将布置在室内,因为这里是流量的主要来源,而光纤则是将流量回传到网络的优先选择。但还有许多户外场合无法连接光纤或光纤连接成本过高,对于这种情况而言,无线回程是最可行的替代方案。

 

现可使用5GHz的免费频段,而且无需提供视距路径。但是,该带宽有限且由于流量和天线方向图大,无疑会受到该带宽其他用户的干扰。

 对准备用于满足容量需求的数以千计的户外蜂窝而言,60GHz的通信链路正在稳步兴起,将成为提供此类回程链路的有力竞争者。该频段也属于免费频段,但与6GHz以下的频段不同,它包含高达9GHz的可用带宽。此外,高频支持使用很窄的天线方向图,这样可在一定程度上提高抗干扰性。

 由赛灵思和讯泰微波(Hittite Microwave,现属美国模拟器件公司(ADI的子公司)共同开发的完整60GHz双向数据通信链路具有出色的性能和灵活性,能够满足小蜂窝回程市场的要求(图1)。赛灵思负责开发该平台的数字调制解调器部分,而AD公司则负责开发毫米波射频部分。

如图1所示,创建该链路需要两个节点。每个节点包含一个发送器(配备一个调制器)及其相关的模拟发射链和一个接收器(配备一个解调器)及其相关的模拟接收链。

图1:完整双向通信链路的高级方框图


图2:用于无线调制解调器应用的All Programmable SoC

 调制解调器卡与模拟和分立器件相集成。其包含振荡器(DPLL模块),可确保频率综合的精度,并且所有的数字功能均在FPGASoC中执行。这种单载波调制解调器内核可支持从QPSK256QAM的调制,信道带宽高达500MHz,能够实现高达3.5Gbps的数据率。该调制解调器还可同时支持频分双工(FDD)和时分双工(TDD)传输方式。

可改善RF功率放大器效率和线性的自适应数字闭环预校正(DPD)、能够保持时钟同步的同步以太网(SyncE)以及Reed-Solomon或低密度奇偶校验(LDPC)前向纠错(FEC)。可根据设计要求选择FEC功能。LPDC FEC是无线回程应用的默认选择,而对于去程等低时延应用而言,Reed-Solomon  FEC则更加适合。 

 LDPC实现经高度优化,并利用FPGA的并行性可完成编码器和解码器的计算工作。结果可使SNR实现显著改善。您可通过改变LDPC 上一篇 下一篇

最新课程

  • 深入浅出玩儿转FPGA

    本视频基于Xilinx公司的Artix-7FPGA器件以及各种丰富的入门和进阶外设,提供了一些典型的工程实例,帮助读者从FPGA基础知识、逻辑设计概念

  • 从零开始大战FPGA基础篇

    本课程为“从零开始大战FPGA”系列课程的基础篇。课程通俗易懂、逻辑性强、示例丰富,课程中尤其强调在设计过程中对“时序”和“逻辑”的把控,以及硬件描述语言与硬件电路相对应的“

  • Verilog基础及典型数字

    课程中首先会给大家讲解在企业中一般数字电路从算法到流片这整个过程中会涉及到哪些流程,都分别使用什么工具,以及其中每个流程都分别做了