你的位置:EETOP 赛灵思(Xilinx) 社区 >> >> 全部 >> 详细内容

Zynq器件时钟子系统介绍

发布者:jackzhang 时间:2015-08-06 14:47:53

Zynq器件的时钟子系统是PS(ARMCortex-A9)系统的一个集成部分,本文就ZYNQ器件的时钟子系统作一个抛砖引玉的描述,以期大家对它有个基本了解,如有不当或需要补充之处欢迎大家发言指出。

PS时钟子系统产生的所有时钟都源自三个可编程的PLL锁相环之一,这三个PLL锁相环分别为:CPU PLL、DDRPLL、I/O PLL,每个PLL分别和CPU、DDR、外设系统时钟有着松散地联系,时钟子系统的框图如下图示:


c1.JPG


在正常操作情况下,PLL锁相环是使能的,时钟源自PS_CLK时钟脚,在bypass旁路模式下,PS_CLK时钟脚的信号不经过PLL直接作为内容各时 钟发生器的源输入,根据Zynq器件的DATA SHEET要求,PS_CLK时钟信号最低频率为30MHz, 最高频率为60MHz, 占空比要求在40%~60%之间。

当PS_PORreset上电复位信号释放时,锁相环旁路启动模式引脚被采样而决定是否旁路或所能这三个PLL锁相环。对比正常操作模式,用旁路模式运行系统可以显著地减少系统地功耗,这个低功耗应用时十分有用。在系统启发BOOT后,用户代码执行后就可以用软件分别控制每个PLL锁相环的旁路模式和输出频率。要正确设置参数使PLL锁相环的输出频率的大小满足DATA SHEET要求,如下图示:


c2.JPG


锁相环输出的最小频率为780MHz,最大频率为1600MHz~2000MHz。

注意从减少功耗的角度考虑,使用锁相环时应在满足时钟要求的条件下尽可能降低锁相环的输出频率。比如,如果所有的时钟都可以由DDR PLL产生,那就不使能另外两个锁相环
ARM PLL

和I/O PLL可以获得比较低的功耗。


时钟产生路径还包括无毛刺的选择器和时钟门控电路以支持动态的时钟控制。


三个PLL锁相环特性如下:

·三个PLL使用同一个外部基准时钟输入引脚

   ARMPLL
:CPU时钟和互连(interconnect)的通用时钟源。
    DDR PLL
:DDR DRAM控制器和AXI_HP接口的通用时钟源。
    I/O PLL
I/O外设的通用时钟源。
·独立地旁路模式和输出频率编程

·共享VCO的带隙参考电压电路


时钟分支(Clock Branches)
特性如下:
·6比特的可编程序的频率除法器

·大部分的时钟电路可以动态开关

·有四个PL(FPGA)的时钟发生器

  由于时钟子系统是PS(ARM Cortex-A9)系统的一部分,但系统复位时,所有控制时钟模块的寄存器就重置为系统复位值。


系统的时钟域分布如下图示:

c3.JPG


上图中,

CPU_6x时钟域主要用作CPU时钟,CPU互连和OCM仲裁。

CPU_2x时钟域主要用作L2Cache,I/O外设的AXI互连和OCM RAM。

CPU_1x时钟域主要用作I/O外设的AHB和APB总线互连。

DDR_3x时钟域主要用作DDR存储控制器。

DDR_2x时钟域主要用作访问PL(AXI_HP{0:3})的高性能的AXI总线互连。

最后提下PL的时钟,前面提到Zynq器 件的时钟子系统有四个时钟发生器产生时钟连到FPGA,但FPGA可以有自己的时钟管理和分发特性,仅仅是把这四个PS时钟子系统过来的信号作为一个可选 的时钟输入源而已,这点等同于普通地XILINX 7系统FPGA。更详细内容请参考Zynq-7000 EPP Technical Reference Manual

(来源:EETOPBBS )

最新课程

  • 深入浅出玩儿转FPGA

    本视频基于Xilinx公司的Artix-7FPGA器件以及各种丰富的入门和进阶外设,提供了一些典型的工程实例,帮助读者从FPGA基础知识、逻辑设计概念

  • 从零开始大战FPGA基础篇

    本课程为“从零开始大战FPGA”系列课程的基础篇。课程通俗易懂、逻辑性强、示例丰富,课程中尤其强调在设计过程中对“时序”和“逻辑”的把控,以及硬件描述语言与硬件电路相对应的“

  • Verilog基础及典型数字

    课程中首先会给大家讲解在企业中一般数字电路从算法到流片这整个过程中会涉及到哪些流程,都分别使用什么工具,以及其中每个流程都分别做了