你的位置:EETOP 赛灵思(Xilinx) 社区 >> >> 全部 >> 详细内容

Xilinx演示56G PAM4收发器技术

发布者:jackzhang 时间:2016-05-11 11:03:56


在这段视频中,我们将向您展示业界首款可编程器件上运行的 56G 收发器 的实际效果。PAM4 信令协议,这一前瞻性的技术通过在 不增加每比特功耗和成本 的前提下,扩展 50G、100G、400G 以及端口密度等方式驱动下一波的以太网发展。

Xilinx 56G PAM4 演示视频


业界领先的收发器技术
为帮助推进新一轮以太网部署,Xilinx 已经开发出基于 FinFET+ 的可编程器件运行 56Gb/s 收发器。全新架构:

  • 以 50G+ 线路速率突破数据传输的物理极限
  • 采用新一代均衡技术,最大程度减少通道损耗
  • 支持芯片间、模块、直接附加线缆以及背板通信
  • PAM4 调制是前进的道路
    PAM4(或 4 级脉冲幅度调制)被公认为是实现新一代线路速率的最高可扩展性多级信号协议,而且 Xilinx 正在通过光学互联网论坛 (OIF) 及电气电子工程师协会 (IEEE) 帮助推动 56G PAM4 标准化工作的发展。

    为实现新一代以太网铺平了道路
    云计算、工业物联网以及软件定义网络应用等都将继续加速和推动对无限带宽需求的发展。最新收发器架构将帮助各大厂商:

  • 在现有基础架构上让带宽翻番
  • 扩展 50G、100G、400G 端口以及太比特接口
  • 评估用于开发其自己新一代解决方案的技术
  • 如需了解更多有关 Xilinx 高速收发器技术的工具,培训,资料等,敬请点击: http://china.xilinx.com/products/technology/high-speed-serial/56g.html


    最新课程

    • 深入浅出玩儿转FPGA

      本视频基于Xilinx公司的Artix-7FPGA器件以及各种丰富的入门和进阶外设,提供了一些典型的工程实例,帮助读者从FPGA基础知识、逻辑设计概念

    • 从零开始大战FPGA基础篇

      本课程为“从零开始大战FPGA”系列课程的基础篇。课程通俗易懂、逻辑性强、示例丰富,课程中尤其强调在设计过程中对“时序”和“逻辑”的把控,以及硬件描述语言与硬件电路相对应的“

    • Verilog基础及典型数字

      课程中首先会给大家讲解在企业中一般数字电路从算法到流片这整个过程中会涉及到哪些流程,都分别使用什么工具,以及其中每个流程都分别做了