你的位置:EETOP 赛灵思(Xilinx) 社区 >> >> 全部 >> 详细内容

Xilinx 年度安全工作组会议推器件“指纹码”,满足众多应用安全需求

发布者:jackzhang 时间:2016-10-31 16:08:35

赛灵思的最新 PUF IP Verayo 提供,能生成独特的器件“指纹码”,也就是只有器件自己知道的具有强大加密功能的密钥加密密钥(KEK)。

 

20161031日,北京—All Programmable技术和器件的全球领先企业赛灵思公司(Xilinx, Inc. (NASDAQ:XLNX))宣布,在上周(10 26-28 日)美国科罗拉多州朗门举行的2017赛灵思安全工作组会议上,赛灵思就如何解决广泛应用领域如航空航天与国防、汽车、通信、工业物联网以及医疗等市场的严苛安全要求, 进行了重点讨论。会议探讨了业界领先的基于物理不可克隆函数(PUF IP 核,该 IP 能大幅增强部署Zynq® UltraScale+ MPSoC 器件时的硬件信任根。赛灵思安全工作组会议是一个仅向受邀人员开放的年度会议,讨论的最新安全议题涉及供应链保护、器件安全、安全根、运行时间安全和安全应用开发等。关于赛灵思安全工作组会议的更多信息,请见:https://china.xilinx.com/about/security-working-group-2016.html

 

赛灵思的最新 PUF IP Verayo 提供,能生成独特的器件指纹码,也就是只有器件自己知道的具有强大加密功能的密钥加密密钥(KEKPUF 利用 CMOS 制造工艺变量优势(诸如阈值电压、氧化物厚度、金属外形、电阻和电容等)来实现器件的独特性。

最新课程

  • 深入浅出玩儿转FPGA

    本视频基于Xilinx公司的Artix-7FPGA器件以及各种丰富的入门和进阶外设,提供了一些典型的工程实例,帮助读者从FPGA基础知识、逻辑设计概念

  • 从零开始大战FPGA基础篇

    本课程为“从零开始大战FPGA”系列课程的基础篇。课程通俗易懂、逻辑性强、示例丰富,课程中尤其强调在设计过程中对“时序”和“逻辑”的把控,以及硬件描述语言与硬件电路相对应的“

  • Verilog基础及典型数字

    课程中首先会给大家讲解在企业中一般数字电路从算法到流片这整个过程中会涉及到哪些流程,都分别使用什么工具,以及其中每个流程都分别做了