你的位置:EETOP 赛灵思(Xilinx) 社区 >> >> 全部 >> 详细内容

Xilinx 广泛部署动态重配置技术

发布者:jackzhang 时间:2017-04-21 16:46:07

部分重配置技术现已纳入Vivado 2017.1 HLx Design版本和 System 版本,支持动态现场升级和更高的系统集成

 

2017421日,北京—All Programmable技术和器件的全球领先企业赛灵思公司(Xilinx, Inc.(NASDAQ:XLNX)宣布,在今天发布的Vivado® Design Suite HLx 2017.1版中广泛纳入部分重配置技术,为有线和无线网络、测试测量、航空航天与军用、汽车以及数据中心等丰富应用,提供动态的现场升级优势和更高的系统集成度。

 

动态现场升级

利用赛灵思部分重配置技术,设计人员能夠即时变更器件的功能,无需全部重配置或重建链接,从而大幅提高了All Programmable器件的灵活性。通过提供在关键功能持续运行的状态下,用户也可以在已经部署好的系统中升级特性集、修复漏洞和演进到新标准的能力,极大地提升了系统的可升级性和可靠性。

 

Viavi Solutions公司的高级工程设计经理 Craig Palmer 表示:“在赛灵思器件中使用部分重配置功能,不仅使我们能够优化 FPGA 的尺寸,而且还为我们的设计提供了全面的灵活性,支持我们在保持系统连接的同时,还能在多个端口单独进行重配置。”

 

更高的系统集成度

部分重配置技术实现了动态可配置性,在切换设计中的某些部分时,其余部分还能继续保持工作,完全不需停机,且几乎不影响成本与开发时间。

 

是德科技(Keysight Technologies)实验室高级研究员 Tom Vandeplas 表示:“FPGA 中的部分重配置技术是是德工具套件的关键组件,有助于开发下一代测试测量解决方案。部分重配置功能使我们能够轻松应对测试系统不断提高的灵活性和复杂性要求。”

 

供货情况

Vivado Design Suite HLx 版本 2017.1版现已开放下载。部分重配置功能现已免费纳入Vivado HL 设计版以及HL 系统版中。产品尚在保修期内的用户可重新生成许可证,以获得对此功能的访问权限。部分重新配置也已以优惠价格纳入Vivado®WebPACK版本。如需了解更多信息,请访问china.xilinx.com/vivado

最新课程

  • 深入浅出玩儿转FPGA

    本视频基于Xilinx公司的Artix-7FPGA器件以及各种丰富的入门和进阶外设,提供了一些典型的工程实例,帮助读者从FPGA基础知识、逻辑设计概念

  • 从零开始大战FPGA基础篇

    本课程为“从零开始大战FPGA”系列课程的基础篇。课程通俗易懂、逻辑性强、示例丰富,课程中尤其强调在设计过程中对“时序”和“逻辑”的把控,以及硬件描述语言与硬件电路相对应的“

  • Verilog基础及典型数字

    课程中首先会给大家讲解在企业中一般数字电路从算法到流片这整个过程中会涉及到哪些流程,都分别使用什么工具,以及其中每个流程都分别做了