你的位置:EETOP 赛灵思(Xilinx) 社区 >> >> 全部 >> 详细内容

中文:UltraFast 高层次生产力设计方法指南 (UG1197)下载

发布者:jackzhang 时间:2018-04-26 22:15:16

赛灵思可编程器件含有数百万个逻辑单元 (LC),集成了当前越来越多的复杂电子系统。《UltraFAST 高层次生产力设计方法指南》为广大开发者提供了在短设计周期内开发此类复杂系统的一套最佳做法。


这种方法以下列概念为重点:

  • 对宝贵的差异化逻辑使用并行开发流程,实现您的产品在市场上的差异化,且 shell 可用于将 IP 与生态系统的其它部分集成。

  • 广泛使用基于 C 语言的 IP 开发流程开发差异化逻辑,让仿真速度相对于 RTL 仿真成倍增长,并且能提供时序准确和得到优化的 RTL。

  • 使用现有的预验证、块和组件级 IP 来快速构建 shell,将差异逻辑封装在系统中。

  • 使用脚本,针对从准确设计验证直至编程 FPGA 的流程实现高度自动化。


本指南中的建议是来自多位专家级用户多年的经验总结。与传统的 RTL 设计方法相比,该指南提供了下列改进:

  • 设计开发时间加快 4 倍;

  • 衍生设计开发时间加快 10 倍;

  • 结果质量 (QoR) 提高 0.7 倍到 1.2 倍。


虽然本指南以大型复杂设计为重点,但所讨论的实践也适用于且已被成功地应用到各种类型的设计中,包括:

  • 数字信号处理:图像处理 | 视频 | 雷达 | 汽车

  • 处理器加速

  • 无线

  • 存储

  • 控制系统


最新课程

  • 深入浅出玩儿转FPGA

    本视频基于Xilinx公司的Artix-7FPGA器件以及各种丰富的入门和进阶外设,提供了一些典型的工程实例,帮助读者从FPGA基础知识、逻辑设计概念

  • 从零开始大战FPGA基础篇

    本课程为“从零开始大战FPGA”系列课程的基础篇。课程通俗易懂、逻辑性强、示例丰富,课程中尤其强调在设计过程中对“时序”和“逻辑”的把控,以及硬件描述语言与硬件电路相对应的“

  • Verilog基础及典型数字

    课程中首先会给大家讲解在企业中一般数字电路从算法到流片这整个过程中会涉及到哪些流程,都分别使用什么工具,以及其中每个流程都分别做了