你的位置:EETOP 赛灵思(Xilinx) 社区 >> >> 全部 >> 详细内容

赛灵思 KC705评估套件的功耗优势演示

发布者:jackzhang 时间:2012-02-09 19:00:27

赛灵思通过降低静态、动态和 I/O 功耗,并对工艺本身乃至 ISE® 设计套件工具等所有元素进行优化,使 28nm 工艺技术实现了前所未有的节电效果。赛灵思与其代工合作伙伴台积电共同开发出的 HPL(高性能/低功耗)工艺技术可应用于所有 7 系列 FPGA Zynq™ EPP 系列产品。HPL 工艺使赛灵思能够在不影响性能的前提下将 FPGA 的静态功耗降低到同类竞争产品的 一半。除了工艺创新外,赛灵思还在 I/O 中增加了动态关闭功能,可减少存储器接口的直流电流用电浪费。该演示说明了如何利用 ISE 工具的智能时钟和逻辑门控功能来降低动态功耗。该工具的这种简单开关能够利用局部和全局使能功能来断开不必要的切换以降低动态功耗,从而可以降低整体功耗。


视频:

最新课程

  • 深入浅出玩儿转FPGA

    本视频基于Xilinx公司的Artix-7FPGA器件以及各种丰富的入门和进阶外设,提供了一些典型的工程实例,帮助读者从FPGA基础知识、逻辑设计概念

  • 从零开始大战FPGA基础篇

    本课程为“从零开始大战FPGA”系列课程的基础篇。课程通俗易懂、逻辑性强、示例丰富,课程中尤其强调在设计过程中对“时序”和“逻辑”的把控,以及硬件描述语言与硬件电路相对应的“

  • Verilog基础及典型数字

    课程中首先会给大家讲解在企业中一般数字电路从算法到流片这整个过程中会涉及到哪些流程,都分别使用什么工具,以及其中每个流程都分别做了